高云半導體自主研發的邏輯綜合工具Gowin Synthesis支持VHDL硬件描述語言
全球增長最快的可編程邏輯公司-廣東高云半導體科技股份有限公司(以下簡稱“高云半導體”)近日宣布,高云半導體自主研發的邏輯綜合工具Gowin Synthesis支持VHDL(Very-High-Speed Integrated Circuit Hardware Description Language)硬件描述語言流程綜合。
本文引用地址:http://www.104case.com/article/202004/411602.htmVHDL語言誕生于1982年,最初是由美國國防部開發出來供美軍用來提高設計可靠性和縮減開發周期的一種使用范圍較小的設計語言。1987年,VHDL被IEEE確認為標準硬件描述語言。VHDL和Verilog是當前電子系統硬件行為描述領域最主流的兩種語言。此前,Gowin Synthesis已支持Verilog/System Verilog語言的全流程編譯綜合。
“VHDL語言的支持進一步完善了高云自主開發的綜合工具對傳統RTL語言的編譯支持,也進一步滿足了用戶在各類開發需求下的不同語言編譯或混合編譯需求。”高云半導體軟件資深總監劉建華博士表示,“高云自主研發的綜合工具自發布一年多以來,在編譯質量和用戶體驗上已經受到了很多客戶的好評,也有很多用戶在自己的設計開發過程中將Gowin Synthesis作為默認首選的綜合工具,相信此次VHDL流程的支持,將為我們更多的用戶帶來更大的便利!”
VHDL編譯的支持,在完善Gowin Synthesis編譯流程的同時,也進一步完善了高云FPGA開發的整個工具鏈,高云將持續為用戶提供更加快速的器件支持、更優質的編譯結果和更好的用戶體驗。云源?設計軟件1.9.5版本將支持上述最新的邏輯綜合工具,同時延續Synplify Pro的支持。
評論