首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> cadence reality

        芯片設計,迎來拐點

        • 超過50%的先進芯片設計正在借助人工智能實現(xiàn)。
        • 關鍵字: EDA  Cadence  

        Cadence推出突破性DDR5 12.8Gbps MRDIMM Gen2內存IP系統(tǒng)解決方案,助力云端AI技術升級

        • 楷登電子(美國 Cadence 公司)近日宣布率先推出基于臺積公司 N3 工藝的 DDR5 12.8Gbps MRDIMM Gen2 內存 IP 解決方案。該新解決方案可滿足業(yè)內對于更大內存帶寬的需求,能適應企業(yè)和數(shù)據(jù)中心應用中前沿的 AI 處理需求,包括云端 AI。Cadence? DDR5 MRDIMM IP 基于 Cadence 經(jīng)過驗證且非常成功的 DDR5 和 GDDR6 產品線,擁有全新的可擴展、可調整的高性能架構。此 IP 解決方案已與人工智能、高性能計算和數(shù)據(jù)中心領域的多家領先客戶建立合作
        • 關鍵字: Cadence  DDR5  MRDIMM   Gen2  內存IP  云端AI  

        出售Artisan將是Arm轉型的標志性事件

        • 雖然是EDA公司收購IC設計IP,但此次收購可能會在整個競爭格局中產生連鎖反應。Cadence強化一站式服務和EDA工具護城河,而Arm轉向更高利潤的芯片設計。
        • 關鍵字: Artisan  Arm  Cadence  IP  

        Cadence將收購Arm部分IP業(yè)務

        • Cadence(今日宣布,已與Arm(達成最終協(xié)議,收購Arm的Artisan基礎IP業(yè)務。該業(yè)務涵蓋標準單元庫、內存編譯器以及針對領先代工廠先進工藝節(jié)點優(yōu)化的通用I/O(GPIO)。此次交易將增強Cadence不斷擴展的設計IP產品線,其核心產品包括領先的協(xié)議和接口IP、內存接口IP、適用于最先進節(jié)點的SerDes IP,以及即將收購的Secure-IC公司提供的嵌入式安全IP。通過擴大其在SoC設計領域的布局,Cadence正在強化其持續(xù)加速客戶產品上市速度,并在全球領先的代工工藝上優(yōu)化其成本、功耗和
        • 關鍵字: Cadence  ARM  

        Cadence利用NVIDIA Grace Blackwell加速AI驅動的工程設計和科學應用

        • 內容提要●? ?Cadence借助NVIDIA最新Blackwell系統(tǒng),將求解器的速度提升高達 80 倍●? ?基于全新NVIDIA Llama Nemotron推理模型,攜手開發(fā)面向工程設計和科學應用的全棧代理式 AI 解決方案●? ? 率先采用面向 AI 工廠數(shù)字孿生的NVIDIA Omniverse Blueprint,旨在實現(xiàn)高效的數(shù)據(jù)中心設計和運營楷登電子(美國 Cadence 公司)近日宣布擴大與 NVIDIA 的多年合作,重點推動
        • 關鍵字: Cadence  NVIDIA  Grace Blackwell  AI  

        Conformal AI Studio可將SoC設計師的效率提升10倍

        • 隨著 SoC 設計日益復雜,形式等效性檢查面臨更大挑戰(zhàn)。為此,Cadence 推出了 Conformal AI Studio——一套全新的邏輯等效性檢查(LEC)、自動化ECO(Conformal ECO)和低功耗靜態(tài)簽核解決方案。Conformal AI Studio 結合人工智能和機器學習(AI/ML)技術,可直接滿足現(xiàn)代 SoC 團隊日益增長的生產力需求。其核心引擎經(jīng)加速優(yōu)化,包括分布式低功耗引擎(支持對擁有數(shù)十億實例的設計進行全芯片功耗簽核)、全新算法創(chuàng)新以及面向 LEC 和 ECO 解決方案的簡
        • 關鍵字: Conformal AI Studio  SoC設計  Cadence  

        射頻功率收集電路

        • 本文重點:射頻功率收集,對于源和負載之間的最佳功率傳輸、減少功率反射和提高系統(tǒng)效率而言,IMN 至關重要。能量收集整流器和電壓倍增器電路(例如 Cockcroft–Walton 和 Dickson 倍增器)是將射頻信號轉換并放大為可用直流電的關鍵,每種設計都會滿足一些特定的電壓要求和效率需求。射頻功率收集系統(tǒng)可以利用靜態(tài)(例如廣播電臺、移動基站)和動態(tài)(例如 Wi-Fi 接入點、警用無線電)環(huán)境射頻源,需要采用復雜的方法才能在物聯(lián)網(wǎng)應用中持續(xù)高效地供應能量。射頻功率收集電路采用多種電路技術,旨在以最小電壓
        • 關鍵字: Cadence  射頻功率  

        Cadence Palladium Z3和Protium X3系統(tǒng),開啟加速驗證、軟件開發(fā)和數(shù)字孿生新時代

        • 內容提要●? ?與前一代產品相比,Cadence 新一代“動力雙劍”組合的容量增加超過 2 倍,速度快 1.5 倍,可助力設計人員快速開發(fā)先進芯片,滿足生成式 AI、移動、汽車、超大規(guī)模和 LLM 應用的需求●? ?Palladium Z3 硬件仿真搭載全新自研 Cadence 硬件仿真核處理器,提供速度更快、預測能力更強的編譯和全面的硅前硬件調試功能●? ?Protium X3 原型驗證平臺能夠以最快的速度搭建初始環(huán)境,用于十億門級設計的硅前軟
        • 關鍵字: Cadence  Palladium Z3  Protium X3  加速驗證  數(shù)字孿生  

        Cadence擴充系統(tǒng)IP產品組合,推出NoC以優(yōu)化電子系統(tǒng)連接性

        • 楷登電子(美國Cadence公司)近日宣布擴充其系統(tǒng) IP 產品組合,新增了 Cadence? Janus? Network-on-Chip(NoC)。隨著當今計算需求的不斷提高,更大、更復雜的系統(tǒng)級芯片(SoC)和分解式多芯片系統(tǒng)在市場上迅速普及,硅組件內部和硅組件之間的數(shù)據(jù)傳輸變得越來越具有挑戰(zhàn)性,功率、性能和面積(PPA)受到了影響。Cadence Janus NoC 能夠以極低的延遲高效管理這些同步高速通信,幫助客戶以更低的風險更快地實現(xiàn)其 PPA 目標。“Cadence是IP和設計質量領域備受信
        • 關鍵字: Cadence  系統(tǒng)IP  NoC  電子系統(tǒng)連接性  

        AI如何賦能半導體產業(yè)發(fā)展?

        • 1956 年是公認的人工智能元年。這一年,在美國漢諾斯小鎮(zhèn)寧靜的達特茅斯學院中,舉行了一場影響深遠的研討會。在這次研討會上,參會成員討論了多項在當時的計算機技術水平都還沒有解決的問題。在這次頭腦風暴式的會議中,「人工智能」的概念第一次被提出,人工智能正式被看作一個獨立的研究領域。但受限于當時的計算機算力的限制,人工智能(Artificial Intelligence,簡稱 AI)始終沒有走到前臺應用。隨著摩爾定律的發(fā)展,芯片的集成度越來越高,計算能力也得到了空前的發(fā)展。縱觀人工智能的發(fā)展歷程,一個顯著的特
        • 關鍵字: Cadence  人工智能  

        Cadence和NVIDIA合作生成式AI項目 加速應用創(chuàng)新

        • Cadence Design Systems宣布.擴大與 NVIDIA 在 EDA、系統(tǒng)設計和分析、數(shù)字生物學(Digital Biology)和AI領域的多年合作,推出兩種革命性解決方案,利用加速運算和生成式AI重塑未來設計。首先,Cadence Reality 數(shù)字雙生平臺是業(yè)界首創(chuàng)的全面數(shù)字雙生解決方案,可促進跨多個產業(yè)的數(shù)據(jù)中心的設計、模擬和優(yōu)化的加速。 該平臺虛擬化整個數(shù)據(jù)中心,并利用AI、高效能運算(HPC)和實體仿真,顯著提高數(shù)據(jù)中心能源效率高達30%。Cadence Reality 平臺與
        • 關鍵字: Cadence  NVIDIA  生成式AI  

        顛覆性Cadence Reality數(shù)字孿生平臺為人工智能時代的數(shù)據(jù)中心設計帶來變革

        • 楷登電子(美國Cadence公司)近日推出業(yè)界首個全面的AI驅動數(shù)字孿生解決方案,旨在促進數(shù)據(jù)中心的可持續(xù)發(fā)展及現(xiàn)代化的設計,標志著在優(yōu)化數(shù)據(jù)中心能效和運營能力方面取得了重大飛躍。革命性的Cadence? Reality?數(shù)字孿生平臺將整個數(shù)據(jù)中心虛擬化,并利用AI、高性能計算(HPC)和基于物理的仿真,能顯著提高數(shù)據(jù)中心能效,最高可達30%。該創(chuàng)新平臺將幫助數(shù)據(jù)中心設計人員和運營商應對現(xiàn)代數(shù)據(jù)中心系統(tǒng)的復雜性,特別是解決因數(shù)據(jù)中心計算和冷卻資源使用效率低下而導致的滯留容量問題,以及在電力日益稀缺的時代處
        • 關鍵字: Cadence Reality  數(shù)字孿生平臺  數(shù)據(jù)中心設計  

        EDA領域又出現(xiàn)一件收購案

        • 近年EDA企業(yè)Cadence的收購動作頻頻,去年該公司剛宣布收購英國EDA公司Pulsic以及Intrinsix公司,擴展其產品組合,今年開始,該公司的收購步伐仍未停。當?shù)貢r間3月5日,Cadence宣布,已達成收購BETA CAE Systems International AG(BETA CAE)的最終協(xié)議。根據(jù)最終協(xié)議條款,Cadence將為此次交易支付約12.4億美元,其中60%以現(xiàn)金支付,40%通過向現(xiàn)有BETA CAE股東發(fā)行Cadence普通股支付。結合此次交易,Cadence預計將
        • 關鍵字: EDA  收購案  Cadence  

        Cadence擴充Tensilica Vision產品線,新增毫米波雷達加速器及針對汽車應用優(yōu)化的新款DSP

        • 內容提要●? ?單個 DSP 用于嵌入式視覺、雷達、激光雷達和 AI 處理,在性能提升的前提下,帶來顯著的面積優(yōu)化、功耗和成本的降低●? ?針對 4D 成像雷達工作負載,新增的雷達加速器功能可提供高度可編程的硬件解決方案,顯著提升性能●? ?專為多傳感器汽車、無人機、機器人和自動駕駛汽車系統(tǒng)設計中的傳感器融合處理而設計楷登電子(美國 Cadence 公司)近日宣布擴充其 Tensilica IP 產品陣容,以應對不斷增長的汽車傳感器融合應用計算需
        • 關鍵字: Cadence  Tensilica Vision  毫米波雷達加速器  DSP  

        Cadence推出全新數(shù)字孿生平臺Millennium Platform

        • 內容提要●? ?顛覆性的專用軟硬件加速平臺;利用 GPU 和 CPU 計算以及專有軟件算法,提高準確度、速度和規(guī)模的同時,帶來高達 100 倍的設計效率提升●? ?與傳統(tǒng) HPC 相比,支持 GPU-resident 模式的求解器可將仿真能效顯著提高 20 倍●? ?將數(shù)字孿生、人工智能和 HPC 技術相結合,為汽車、航空航天、能源、葉輪機械和數(shù)據(jù)中心提供更優(yōu)的多物理場仿真解決方案●? ?利用創(chuàng)新的生成式人工智能技術,進一步加
        • 關鍵字: Cadence  數(shù)字孿生平臺  Millennium Platform  
        共365條 1/25 1 2 3 4 5 6 7 8 9 10 » ›|
        關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 申扎县| 拜城县| 海门市| 尚义县| 岳西县| 诸暨市| 安吉县| 海安县| 阜新| 永福县| 南川市| 武平县| 磴口县| 永兴县| 六安市| 秦安县| 山东省| 台湾省| 鄢陵县| 姚安县| 介休市| 灵宝市| 册亨县| 赤城县| 胶州市| 郸城县| 丰顺县| 白水县| 和硕县| 靖宇县| 永吉县| 天津市| 清苑县| 秀山| 富源县| 百色市| 襄城县| 法库县| 恭城| 仁寿县| 鞍山市|