- 數字RF存儲器(DRFM)用于現代脈沖壓縮雷達中合成相干信號的再生。DRFM系統有很多不同的實現方法。圖1示出1個特殊的類型,它是1個雙邊帶,4位,相位取樣系統,它的瞬時帶寬為500MHz。采用0.18祄 CMOS 工藝制造的混合信號專用集成電器(ASIC)可實現系統的基帶元件,這包括相位取樣電路、數字處理、信號重建和數/模輸出。
- 關鍵字:
RF ASIC
- 盡管現在還面臨國際金融危機的考驗,但業界仍然看好今年的視頻監控市場。網絡視頻監控技術的應用,又將產業發展帶到了一個新的高度,它將引領產業的又一次變革。用戶對圖像清晰度、處理速度和智能分析方面更高的要求,將促使視頻監控技術向高清化、系統化、智能化發展,這已經成為當前技術發展的重要方向。
中國視頻監控市場規模預測(2007-2012)
數據來源:IDC
 
- 關鍵字:
金融危機 視頻 監控 IP DSP ASIC
- 現代汽車中的電子設備不斷增多,因而越來越需要采用良好的設計,以滿足主要的電磁兼容性標準的要求。同時,越來越...
- 關鍵字:
ASIC ASSP 電磁兼容 芯片
- 基于MCU、定制ASIC和體積龐大的電線束來實現引擎及控制電子的系統方案已發展至接近其技術和應用極限,汽車工 ...
- 關鍵字:
MCU 引擎控制單元 ASIC
- 近幾年,數字音頻市場發展非常迅速。獨立式音頻與多媒體播放器近幾年已成為數字音頻市場的主流。數以百萬計的消費者都在想辦法將其便攜式播放器與家用音響和車載立體聲音響進行最佳連接。這激勵著目前的家用和車載音頻設備廠商為迎接數字時代的到來而開始準備他們的HiFi系統。為了滿足人們對播放器不斷提高的要求,市場上也出現了大量芯片或芯片組。但這些進入數字音頻市場的芯片往往有很多缺陷,問題就出在合適處理硬件的選擇方面。
傳統解決方案
有些廠商試圖將計算機的一些組件用于音頻或多媒體播放器。盡管這些組件在一臺
- 關鍵字:
數字音頻 ASIC NAND
- 2008年11月11號,北京——Altera公司(NASDAQ: ALTR)今天宣布,Dini集團在其業界容量最大的單板FPGA原型引擎中采用了具有340K邏輯單元(LE)的Stratix® III EP3SL340 FPGA。DN7020K10采用了1,760引腳封裝的20片EP3SL340 FPGA,每個器件提供1,104個用戶I/O,容量等價于5千萬ASIC邏輯門。客戶設計無線通信、網絡和圖形處理應用等定制ASIC時,可以利用這一超大容量原型電路板來驗
- 關鍵字:
Altera Dini集團 Altera Stratix III FPGA ASIC
- IP核生成文件:(Xilinx/Altera 同)
IP核生成器生成 ip 后有兩個文件對我們比較有用,假設生成了一個 asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit->Language Template->COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調用了 xilinx 行為模型庫的模塊,仿真時該文件也要加入工程。(在 ISE中點中該核,在對應的 processes 窗口中
- 關鍵字:
IP核
- 日前,Achronix 半導體公司宣布全球速度最快的 FPGA 現已開始供貨。Speedster 系列的首款產品為 SPD60,該產品系列的速度可達 1.5 GHz,性能比現有 FPGA 提高了 3 倍。
參加 Achronix 早期試用合作的客戶已經利用 Speedster 在需要類似 ASIC 性能的應用中取得了重大成功,這些應用包括網絡、電信、測試與測量、加密以及其他高性能應用。Speedster 系列 FPGA 非常適用于上述各應用類型。
Achronix 與領先的合成技術廠商合作
- 關鍵字:
FPGA Achronix 半導體 ASIC
- 芯片是一個產業鏈的終結,也是另一個產業鏈的開始,而產業鏈起點的高度往往決定了產業整體發展的高度。
近日,在安捷倫公司的數字測量論壇上,雖然大會的主題是數字設計測量的未來發展,但安捷倫著力和大家分享的卻是自己在示波器產品設計方面的理念和經驗。安捷倫強調,要開發出高性能示波器必須具有自己開發專用芯片的能力,安捷倫可以在將示波器作為重點的這幾年取得高速增長,根本在于原有的RF設計能力大幅提升了示波器產品的性能,使之快速趕上競爭對手的產品,即示波器產品的突破來源于芯片技術的提升。
一個以測試儀器為
- 關鍵字:
芯片 ASIC 數字測量 安捷倫 200809
- 引言
在傳統的控制系統中,通常將單片機作為控制核心并輔以相應的元器件構成一個整體。但這種方法硬件連線復雜、可靠性差,且在實際應用中往往需要外加擴展芯片,這無疑會增大控制系統的體積,還會增加引入干擾的可能性。對一些體積小的控制系統,要求以盡可能小的器件體積實現盡可能復雜的控制功能,直接應用單片機及其擴展芯片就難以達到所期望的效果。
復雜可編程邏輯器件(CPLD)具有集成度高、運算速度快、開發周期短等特點,它的出現,改變了數字電路的設計方法、增強了設計的靈活性。基于此,本文提出了一種采用Alt
- 關鍵字:
CPLD 開發環境 單片機 元器件 VHDL ASIC
- 半導體調研機構Gartner多年來一直在跟蹤ASIC設計項目數量,其趨勢已經無疑被認定向下。最新技術的ASIC設計費用已經上升到一個很高點,以致許多中小規模的公司用不起而只能采用FPGA。而ASIC只有依靠正在研發的各種降低其設計費用的新方法才有希望挽回頹勢。
擁有獨特的過孔層布線定制專利技術以及零掩模費和無最低訂貨量限制的新結構化ASIC平臺供應商eASIC在其90nm Nextreme ASIC產品的基礎上,又發布了其新一代Nextreme-2系列產品。Nextreme-2系列是目前市面上唯
- 關鍵字:
ASIC FPGA 信號處理 富士通
- 世芯電子(Alchip Technologies)日前宣布與SONY半導體事業部(SONY Semiconductor Group)成為封裝技術的合作伙伴,以提升其全球客戶在先進SoC/ASIC解決方案方面的服務。
世芯總裁暨執行長關建英表示,今天的產品需要最小芯片尺寸、增加內存容量以及整合不同種類的內存在多芯片封裝(Multi-Chip Package)上。透過SONY的先進技術以及世芯縮短產品上市時程的能力,我們將能協助客戶使用更先進的解決方案。
世芯電子主要業務包含供多元化晶圓廠選擇
- 關鍵字:
封裝 世芯 SONY SoC ASIC
- 摘要:基于SOC應用,采用TSMC 0.18μm CMOS工藝,設計實現了一個低電壓、高增益的恒跨導軌到軌運算放大器IP核。該運放采用了一倍電流鏡跨導恒定方式和新型的共柵頻率補償技術,比傳統結構更加簡單高效。用Hspice對整個電路進行仿真,在1.8V電源電壓、10pF負載電容條件下,其直流開環增益達到103.5dB,相位裕度為60.5度,輸入級跨導最大偏差低于3%。
關鍵詞:運算放大器;軌到軌;共柵頻率補償;IP核
1引言
在SOC的模擬集成電路設計中,使用簡單的電路結構
- 關鍵字:
SOC 運算放大器 軌到軌 共柵頻率補償 IP核
- 中國示波器產業界要在市場經濟條件下爭得一席之地,不但要準確分析國外公司的產品現狀及發展趨勢,還要仔細分析國內的市場及需求狀況,不能盲目跟風,應實事求是分析自己的實際水平,研發符合中國市場特色,滿足中國用戶各層次需求的產品。
示波器作為時間域電子測量儀器,在測量領域應用極其廣泛,無論是電子電路及電子信息系統的研發、實驗、培訓,還是生產制造、故障診斷、試驗檢測等場所,到處都能見到示波器的身影。
向高帶寬高采樣速率多功能方向發展
隨著信息和通信技術的持續創新與發展,各類行業標準的不斷引入,
- 關鍵字:
示波器 電子測量 綠揚 ASIC 微處理器
asic ip核介紹
您好,目前還沒有人創建詞條asic ip核!
歡迎您創建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473