新聞中心

        EEPW首頁 > EDA/PCB > 業界動態 > 博通推出首個3.5D F2F封裝技術,預計2026年生產

        博通推出首個3.5D F2F封裝技術,預計2026年生產

        作者: 時間:2024-12-09 來源:SEMI 收藏

        (Broadcom)官網獲悉,公司宣布推出其3.5D eXtreme Dimension系統級(XDSiP)封裝平臺技術。這是業界首個3.5D F2F封裝技術,在單一封裝中集成超過6000mm2的硅芯片和多達12個HBM內存堆棧,以滿足的高效率、低功耗的計算需求。

        本文引用地址:http://www.104case.com/article/202412/465305.htm

        據介紹,的3.5D XDSiP平臺在互聯密度和功率效率方面較F2B方法實現了顯著提升。這種創新的F2F堆疊方式直接連接頂層金屬層,從而實現了密集可靠的連接,并最小化電氣干擾,具有極佳的機械強度。博通的3.5D平臺包括用于高效實現3D芯片堆疊的電源、時鐘和信號互聯的IP和專有設計流程。

        Broadcom 3.5D XDSiP的關鍵優勢

        增強的互聯密度:在堆疊的芯片之間實現了比F2B技術高7倍的信號密度。
        更高的功率效率:通過使用3D HCB而不是平面的芯片間PHY,將芯片間接口的功耗降低了10倍。
        降低延遲:在3D堆疊中,最小化了計算、內存和I/O組件之間的延遲。
        緊湊的封裝尺寸:使互連器和封裝尺寸更小,從而節省成本并改善封裝翹曲。

        博通領先的F2F 3.5D XPU集成了四個計算芯片、一個I/O芯片和六個HBM模塊,利用臺積電先進的工藝節點和2.5D CoWoS?封裝技術。博通基于行業標準工具的專有設計流程和自動化方法學確保了芯片的首次成功,盡管其極為復雜。3.5D XDSiP已在關鍵IP塊(包括高速SerDes、HBM內存接口和芯片間互連)上展示了完整的功能和出色的性能。這一成就凸顯了博通在設計和測試復雜3.5D集成電路方面的專業技能。



        關鍵詞: 博通 3.5D封裝 AI芯片

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 镇沅| 伊春市| 和政县| 衡阳市| 碌曲县| 澎湖县| 横山县| 浦江县| 喜德县| 岱山县| 丰顺县| 南木林县| 黄平县| 翼城县| 安吉县| 巨野县| 济阳县| 祁东县| 冷水江市| 渝北区| 安化县| 弋阳县| 北安市| 岳普湖县| 灵台县| 重庆市| 凤城市| 尼木县| 潞西市| 昌乐县| 东乌珠穆沁旗| 浪卡子县| 泸溪县| 永靖县| 逊克县| 商城县| 昂仁县| 民丰县| 绍兴市| 同江市| 祁门县|