新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于Nios II處理器的SVPWM IP Core設(shè)計

        基于Nios II處理器的SVPWM IP Core設(shè)計

        作者: 時間:2012-03-09 來源:網(wǎng)絡(luò) 收藏


        2 設(shè)計
        結(jié)構(gòu)框圖如圖4所示。整個系統(tǒng)由總線接口、PWM可逆計數(shù)、分頻、ROM地址生成、正弦值存儲、時序控制、乘法器及死區(qū)發(fā)生器等模塊構(gòu)成。

        本文引用地址:http://www.104case.com/article/190673.htm

        h.jpg


        (1)寄存器組。
        寄存器組提供了該 與CPU交換信息的通道。當(dāng)采用II作為微控制器時,用戶可以通過Avalon總線采用基地址+偏移量的方式訪問IP Core內(nèi)部的6個寄存器,如表2所示。

        g.jpg



        關(guān)鍵詞: SVPWM Nios Core IP

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 黎平县| 德昌县| 张家港市| 广德县| 林口县| 渝中区| 鹿邑县| 黑水县| 托克逊县| 广饶县| 通山县| 民和| 农安县| 蒙阴县| 思南县| 柳河县| 耿马| 元朗区| 化隆| 南江县| 兴文县| 城口县| 青岛市| 额尔古纳市| 睢宁县| 吴江市| 保德县| 奇台县| 蒙山县| 太仆寺旗| 澄城县| 福建省| 赣榆县| 宜宾县| 磐石市| 芜湖县| 井研县| 舟曲县| 景宁| 额敏县| 余姚市|