首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> vhdl-ams

        vhdl-ams 文章 最新資訊

        基于現(xiàn)場可編程門陣列的數(shù)控延時器的設(shè)計

        •   l 引言   利用硬件描述語言結(jié)合可編程邏輯器件(PLD)可以極大地方便數(shù)字集成電路的設(shè)計,本文介紹一種利用VHDL硬件描述語言結(jié)合現(xiàn)場可編程門陣列(FPGA)設(shè)計的數(shù)控延時器,延時器在時鐘clk的作用下,從8位數(shù)據(jù)線輸入延時量,到LATCH高電平時鎖存數(shù)據(jù),可以實現(xiàn)對觸發(fā)脈沖TRIG的任意量的延時。由于延時范圍不同,設(shè)計所用到的FPGA的資源也不同,本文詳細介紹最大延時量小于觸發(fā)脈沖周期的情況。該延時器的軟件編程和調(diào)試均在MuxplusⅡ環(huán)境下完成,系統(tǒng)設(shè)計選用Altera公司的EPFl0K30A
        • 關(guān)鍵字: VHDL 現(xiàn)場可編程門陣列   

        一種用VHDL設(shè)計實現(xiàn)的有線電視機頂盒信源發(fā)生方案

        •   VHDL是隨著可編輯邏輯器件(PLD)的發(fā)展而發(fā)展起來的一種硬件描述語言。它是1980年美國國防部VHSIC(超高速集成電路)計劃的一部分,并于1986年和1987年分別成為美國國防部和IEEE的工業(yè)標(biāo)準(zhǔn)。作為一種硬件設(shè)計時采用的標(biāo)準(zhǔn)語言,VHDL具有極強的描述能力,能支持系統(tǒng)行為級、寄存器傳輸級和門級三個不同層次的設(shè)計,這樣設(shè)計師將在TOP-DOWN設(shè)計的全過程中均可方便地使用同一種語言。而且,VHDL設(shè)計是一種“概念驅(qū)動式”的高層設(shè)計技術(shù),設(shè)計人員毋需通過門級原理圖描述電路
        • 關(guān)鍵字: VHDL  

        使用VHDL語言設(shè)計FPGA的幾個常見問題的探討

        • ?????? 詳細討論了在MAX plusⅡ開發(fā)平臺下使用VHDL硬件描述語言設(shè)計現(xiàn)場可編程門陣列(FP-GA)時常見的三個問題:等占空比分頻電路、延時任意量的延時電路、雙向電路。 ????? 1 引言 ??? ?????? 隨著EDA技術(shù)的發(fā)展,使用硬件語言設(shè)計可編程邏輯器件(PLD)/現(xiàn)場可編程門陣
        • 關(guān)鍵字: VHDL FPGA 問題  

        錯誤檢測與糾正電路的設(shè)計與實現(xiàn)

        •   在一些電磁環(huán)境比較惡劣的情況下,一些大規(guī)模集成電路常常會受到干擾,導(dǎo)致不能正常工作。特別是像RAM這種利用雙穩(wěn)態(tài)進行存儲的器件,往往會在強干擾下發(fā)生翻轉(zhuǎn),使原來存儲的"0"變?yōu)?1",或者"1"變?yōu)?0",造成的后果往往是很嚴重的。例如導(dǎo)致一些控制程序跑飛,存儲的關(guān)鍵數(shù)據(jù)出錯等等。現(xiàn)在,隨著芯片集成度的增加,發(fā)生錯誤的可能性也在增大。在一些特定的應(yīng)用中,這已經(jīng)成為一個不能忽視的問題。例如在空間電子應(yīng)用領(lǐng)域,單粒子翻轉(zhuǎn)效應(yīng)就成為困擾設(shè)計師的一個難題。   在這種情況下,我們可以采用錯誤檢測與糾正EDA
        • 關(guān)鍵字: EDAC  VHDL  74630  模擬IC  

        一種基于FPGA的新型誤碼測試儀的設(shè)計與實現(xiàn)

        •   引言   誤碼儀是評估信道性能的基本測量儀器。本文介紹的誤碼儀結(jié)合FPGA 的特點,采用全新的積分式鑒相結(jié)構(gòu),提出了一種新的誤碼測試方法,經(jīng)多次測試驗證,方案可行,設(shè)計的系統(tǒng)穩(wěn)定。本文設(shè)計的誤碼儀由兩部分組成:發(fā)信機和接收機。   1 發(fā)信機   發(fā)信機的主要功能是產(chǎn)生具有隨機特性的偽隨機m 序列,通過FPGA 由VHDL 編程實現(xiàn)。偽隨機序列產(chǎn)生原理如下:      圖1 偽隨機序列產(chǎn)生原理圖   其中,ak-i是各移位寄存器的狀態(tài),Ci對應(yīng)各寄存器的反饋系數(shù),為1表示參與反饋
        • 關(guān)鍵字: FPGA  測試儀  VHDL  MCU和嵌入式微處理器  

        異步通信起始位正確檢測的VHDL實現(xiàn)

        •   摘要: 基于FPGA/CPLD的UART設(shè)計眾多,本文分析了3倍頻采樣方法存在的不足,同時分析了16倍頻采樣對起始位檢測的可靠性,并給出相關(guān)的VHDL硬件描述語言程序代碼。   關(guān)健詞: 異步數(shù)據(jù);UART;FPGA/CPLD;VHDL   概述   隨著電子設(shè)計自動化(EDA)技術(shù)的發(fā)展,可編程邏輯器件FPGA/CPLD已經(jīng)在許多方面得到了廣泛應(yīng)用,而UART(通用異步收發(fā)器) 是在數(shù)字通信和控制系統(tǒng)中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。因此越來越多用戶根據(jù)自己的需要,以EDA技術(shù)作為開發(fā)手段,用一塊
        • 關(guān)鍵字: 0711_A  雜志_設(shè)計天地  嵌入式系統(tǒng)  單片機  異步數(shù)據(jù)  UART  FPGA/CPLD  VHDL  MCU和嵌入式微處理器  

        基于狀態(tài)機的語音電子密碼鎖設(shè)計

        •   引 言   隨著電子技術(shù)的發(fā)展,具有防盜報警、語音提示等功能的電子密碼鎖代替密碼量少、安全性差的機械式密碼鎖已是必然趨勢。目前大部分密碼鎖采用單片機進行設(shè)計,電路較復(fù)雜,性能不夠靈活。本文采用先進的EDA(電子設(shè)計自動化)技術(shù),利用QuartusⅡ工作平臺和VHDL(超高速集成電路硬件描述語言),設(shè)計了一種新型的電子密碼鎖。該密碼鎖具有密碼預(yù)置、修改、語音提示和3次輸入錯誤則系統(tǒng)進入定時鎖定并報警等功能,用FPGA(現(xiàn)場可編程門陣列)芯片和語音芯片ISD2560實現(xiàn)。由于充分利用了FPGA芯片密度大
        • 關(guān)鍵字: 工業(yè)控制  FPGA  電子密碼鎖  VHDL  遙控技術(shù)  

        單片機軟硬件聯(lián)合仿真解決方案

        •   摘要:本文介紹一種嵌入式系統(tǒng)仿真方法,通過一種特殊設(shè)計的指令集仿真器ISS將軟件調(diào)試器軟件Keil uVision2和硬件語言仿真器軟件Modelsim連接起來,實現(xiàn)了軟件和硬件的同步仿真。     關(guān)鍵詞:BFM,TCL,Verilog,Vhdl,PLI,Modelsim,Keil uVision2,ISS,TFTP,HTTP,虛擬網(wǎng)卡,Sniffer,SMART MEDIA,DMA,MAC,SRAM,CPLD   縮略詞解釋:   BFM:總線功能模塊。在HDL
        • 關(guān)鍵字: BFM  TCL  Verilog  Vhdl  PLI  Modelsim  MCU和嵌入式微處理器  

        SDRAM通用控制器的FPGA模塊化設(shè)計

        • 摘要: 介紹了一種SDRAM通用控制器的FPGA模塊化解決方案。關(guān)鍵詞: SDRAM控制器;FPGA;VHDL;狀態(tài)機;仲裁機制 引言同步動態(tài)隨機存儲器(SDRAM),在同一個CPU時鐘周期內(nèi)即可完成數(shù)據(jù)的訪問和刷新,其數(shù)據(jù)傳輸速度遠遠大于傳統(tǒng)的數(shù)據(jù)存儲器(DRAM),被廣泛的應(yīng)用于高速數(shù)據(jù)傳輸系統(tǒng)中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性強、易于集成的特點,已逐漸取代了以往的專用控制器芯片而成為主流解決方案。然而,SDRAM復(fù)雜的控制邏輯和要求嚴格的時序,成為開發(fā)過
        • 關(guān)鍵字: 消費電子  SDRAM控制器  FPGA  VHDL  0708_A  雜志_設(shè)計天地  工業(yè)控制  

        基于狀態(tài)機的語音電子密碼鎖設(shè)計

        • 引言   隨著電子技術(shù)的發(fā)展,具有防盜報警、語音提示等功能的電子密碼鎖代替密碼量少、安全性差的機械式密碼鎖已是必然趨勢。目前大部分密碼鎖采用單片機進行設(shè)計,電路較復(fù)雜,性能不夠靈活。本文采用先進的EDA(電子設(shè)計自動化)技術(shù),利用QuartusⅡ工作平臺和VHDL(超高速集成電路硬件描述語言),設(shè)計了一種新型的電子密碼鎖。該密碼鎖具有密碼預(yù)置、修改、語音提示和3次輸入錯誤則系統(tǒng)進入定時鎖定并報警等功能,用FPGA(現(xiàn)場可編程門陣列)芯片和語音芯片ISD2560實現(xiàn)。由于充分利用了FPGA芯片密度大、功
        • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  VHDL  語音電  子密碼鎖  模擬IC  電源  

        基于CPLD的PSK系統(tǒng)設(shè)計

        • 1 引言   現(xiàn)代通信系統(tǒng)要求通信距離遠、通信容量大、傳輸質(zhì)量好。作為其關(guān)鍵技術(shù)之一的調(diào)制解調(diào)技術(shù)一直是人們研究的一個重要方向[5]。從模擬調(diào)制到數(shù)字調(diào)制,從二進制發(fā)展到多進制調(diào)制,雖然調(diào)制方式多種多樣,但都是朝著使通信系統(tǒng)更高速、更可靠的方向發(fā)展。一個系統(tǒng)的通信質(zhì)量,很大程度上依賴于所采用的調(diào)制方式。因此,對調(diào)制方式的研究,將直接決定著通信系統(tǒng)質(zhì)量的好壞[1]。   復(fù)雜可編程邏輯器件(CPLD)結(jié)合了專用集成電路和DSP的優(yōu)勢,既具有很高的處理速度,又具有一定的靈活性。因此,基于CPLD的數(shù)字調(diào)
        • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  CPLD  PSK  調(diào)制解調(diào)  VHDL  嵌入式  

        VHDL在高速圖像采集系統(tǒng)中的應(yīng)用設(shè)計

        •   現(xiàn)代化生產(chǎn)和科學(xué)研究對圖像采集系統(tǒng)的要求日益提高。傳統(tǒng)的圖像采集卡速度慢、處理功能簡單,不能很好地滿足特殊要求,因此,我們構(gòu)建了高速圖像采集系統(tǒng)。它主要包括圖像采集模塊、圖像低級處理模塊以及總線接口模塊等。這些模塊是在FPGA中利用VHDL編程實現(xiàn)的。高速圖像采集系統(tǒng)主要用于視覺檢測。視覺檢測中圖像處理的特點是:底層圖像處理數(shù)據(jù)量大,算法簡單;高層圖像處理算法復(fù)雜,數(shù)據(jù)量大,算法簡單;高層圖像處理算法復(fù)雜,數(shù)據(jù)量小。對于圖像底層處理,我們在高速圖像采集系統(tǒng)中用FPGA實現(xiàn),采用VHDL編寫圖像處理算法
        • 關(guān)鍵字: VHDL  高速圖像采集  

        基于VHDL狀態(tài)機設(shè)計的智能交通控制燈

        • 本文介紹的是一種最基本和簡單的交通燈設(shè)計情況,并且提供了一些模塊的源程序代碼。在此基礎(chǔ)上能夠舉一反三,從而用VHDL語言實現(xiàn)其它交通燈的控制設(shè)計。
        • 關(guān)鍵字: 智能交通  控制  設(shè)計  狀態(tài)  VHDL  基于  

        基于VHDL實現(xiàn)的十六路彩燈控制系統(tǒng)

        • 本文介紹應(yīng)用美國ALTERA公司的MAX+PLUSⅡ平臺,使用VHDL硬件描述語言實現(xiàn)的十六路彩燈控制系統(tǒng)。
        • 關(guān)鍵字: VHDL  彩燈控制  系統(tǒng)    

        基于梯形圖-VHDL的CPLD開發(fā)方法研究

        • 本文通過對一個典型順序控制電路梯形圖的VHDL程序設(shè)計與時序仿真,表明梯形圖-VHDL設(shè)計方法是正確可行的。
        • 關(guān)鍵字: VHDL  CPLD  梯形圖  方法研究    
        共329條 21/22 |‹ « 13 14 15 16 17 18 19 20 21 22 »

        vhdl-ams介紹

          即IEEE 1076.1標(biāo)準(zhǔn)。   VHDL-AMS是VHDL的一個分支,它支持模擬、數(shù)字、數(shù)模混合電路系統(tǒng)的建模與仿真。   http://www.eda.org/vhdl-ams/   Verilog-AMS與之類似。支持模擬、數(shù)字、數(shù)模混合電路系統(tǒng)的建模與仿真。   http://www.eda.org/verilog-ams/   The VHDL-AMS language [ 查看詳細 ]

        熱門主題

        VHDL-AMS    樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 密云县| 方山县| 华安县| 晋江市| 莆田市| 淮阳县| 霍林郭勒市| 新巴尔虎右旗| 通道| 阜阳市| 张家界市| 秦皇岛市| 武胜县| 蓬溪县| 苍梧县| 梁山县| 内乡县| 阿城市| 昌平区| 突泉县| 台中县| 淮滨县| 江山市| 浮梁县| 天津市| 岳阳县| 翁牛特旗| 双流县| 西乌珠穆沁旗| 伊通| 东兰县| 抚宁县| 安阳县| 成安县| 灵璧县| 咸丰县| 兴义市| 志丹县| 双柏县| 和林格尔县| 大冶市|