首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga soc

        fpga soc 文章 最新資訊

        GPIB接口的FPGA實現

        • 電子設計應用2004年第10期摘    要:GPIB接口是測試儀器中常用的接口方式。通過將接口設計分解為同步狀態機設計和寄存器讀寫電路設計,采用Verilog語言實現了滿足IEEE488.1協議的IP Core設計。將此IP Core固化到FPGA芯片中即可實現GPIB各種接口功能。關鍵詞:GPIB接口;狀態機;FPGA引言在自動測試領域中,GPIB通用接口是測試儀器常用的接口方式,具有一定的優勢。通過GPIB組建自動測試系統方便且費用低廉。而GPIB控制芯片是自動測試系統中
        • 關鍵字: FPGA  GPIB接口  狀態機  

        實現FPGA與PC的串行通信

        • 電子設計應用2004年第10期摘    要:本文主要介紹了基于FPGA技術實現與PC串行通信的過程,給出了各個模塊的具體實現方法,分析了實現結果,驗證了串行通信的正確性。關鍵詞:串行通信;FPGA引言串行通信即串行數據傳輸,實現FPGA與PC的串行通信在實際中,特別是在FPGA的調試中有著很重要的應用。調試過程一般是先進行軟件編程仿真,然后將程序下載到芯片中驗證設計的正確性,目前還沒有更好的工具可以在下載后實時地對FPGA的工作情況和數據進行分析。通過串行通信,可以向FPGA
        • 關鍵字: FPGA  串行通信  

        應用SoPC Builder開發電子系統

        • 電子設計應用2004年第9期摘    要:本文從系統總線設計、用戶自定義指令和FPGA協處理器的應用這三個方面詳細介紹了如何應用SoPC設計思想和SoPC Builder工具來開發電子系統。通過應用SoPC Builder開發工具,設計者可以擺脫傳統的、易于出錯的軟硬件設計細節,從而達到加快項目開發、縮短開發周期、節約開發成本的目的。關鍵詞:SoPC;SoPC Builder;FPGA引言隨著技術的進一步發展,SoC設計面臨著一些諸如如何進行軟硬件協同設計,如何縮短電子產品開
        • 關鍵字: FPGA  SoPC  SoPC  Builder  

        基于FPGA的誤碼測試儀

        • 2004年4月A版 摘  要:本文提出了一種基于FPGA的誤碼測試方案,并在FPGA上實現了其功能。該方案不僅納入了“同步保護”的思想,同時對誤碼率量級的判斷也提出了一種簡化而又可行的方法。 關鍵詞:誤碼測試;FPGA;m序列;同步   在數字通信系統中,為了檢測系統的性能,通常使用誤碼分析儀對其誤碼性能進行測量。誤碼分析儀給工程實際應用帶來了極大的便利,比如它有豐富的測試接口和測試內容,并能將結果直觀、準確的顯示出來。但是它的價格昂貴,并且通常需要另加外部輔助長線驅動電路才能與某些系統接
        • 關鍵字: FPGA  嵌入式  

        Mentor Graphics公司與華為公司共建SoC軟硬件協同驗證環境

        • 日前,Mentor和華為共同宣布共同建立SOC軟硬件協同驗證環境。旨在加強SoC驗證方面雙方的全面合作。事先,華為已經利用Mentor公司提供的Seamless軟硬件協同驗證方案成功建立了ARM-based SoC驗證環境。利用Seamless協同驗證環境,華為已經成功調試,并解決了多款基于ARM7TDMI、 ARM926ejs、Power PC的SoC芯片軟硬件接口問題。華為早在上個世紀90年代就認識到SoC的功能驗證比傳統的ASIC的功能驗證更具有挑戰性,需要付出更多的仿真努力,同時產品的開發周期也更
        • 關鍵字: Mentor  Graphics  SoC  ASIC  

        北京集成電路設計園選用Cadence SoC Encounter設計平臺

        • 美國Cadence設計系統公司公司(紐約證券交易所代碼:CDN)董事會主席Ray Bingham先生一行,到北京集成電路設計園訪問, 設計園公司總經理郝偉亞先生詳細介紹了設計園以及北京集成電路設計產業發展情況。Ray Bingham先生表示,Cadence長期致力于中國電子產業的發展,支持北京集成電路產業的發展,對于作為中國7個國家IC設計基地之一的北京集成電路設計園,擴展其數字設計平臺,選用Cadence SoC Encounter為實現很復雜、高性能的芯片提供經過驗證的設計工具,應對納米技術挑戰,感
        • 關鍵字: Cadence  SoC  ASIC  

        高速SoC單片機C8051F

        • 美國Cygnal公司專門從事混合信號系統芯片(SoC)單片機的設計與制造。公司更新了原51單片機結構,設計了具有自主產權的CIP-51內核,運行速度高達每秒25MIPS。現已設計并為市場提供了29個品種的C8051F系列SoC單片機,預計今年年內還將完成20多個新的SoC單片機的設計。 C8051F系列是集成的混合信號系統芯片SoC單片機,具有與MCS-51內核及指令集完全兼容的微控制器,除了具有標準8051的數字外設部件之外,片內還集成了數據采集和控制系統中常用的模擬部件和其它數字外設及功能部件(參見圖
        • 關鍵字: SoC  ASIC  

        2004年,賽靈思成立20周年慶典

        •   2004年,賽靈思成立20周年慶典。通過表彰員工、用戶、股東、合作伙伴和當地社區,公司慶祝了它的20歲生日。
        • 關鍵字: 賽靈思  FPGA  

        橢圓曲線加密的硬件實現

        • 摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實現橢圓曲線加密系統時,基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點。本文提供了一種橢圓曲線加密的FPGA實現的結構,著重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實現,并與軟件實現的性能進行了比較。關鍵詞: FPGA;多項式有限域;橢圓曲線加密系統加密的安全性從數論的角度來說,任何公鑰密碼系統都建立在一個NP(無法處理的問題)的基礎上,即對于特定的問題,沒有辦法找到一個
        • 關鍵字: FPGA  多項式有限域  橢圓曲線加密系統  

        推動標準的平臺

        • 概述在復雜SoC設計中,設計的可復用性是一種公認的能有效提升設計效率的方法。單純地強調開發和集成硬件IP(intellectual property)模塊還不夠完全,人們應該繼續提高IP的抽象層次——從簡單的組件到完整的功能子系統,為SoC設計提供一個靈活而穩定的出發點。目前許多公司都進行基于平臺的設計,希望借此來滿足越來越緊迫的產品上市時間要求。然而,如果只是簡單地把一個原來的設計轉移到另一個產品設計中去會帶來很多問題。假如這個設計沒有考慮到設計的可復用性,并且缺乏足夠的文檔說明,那么改寫該設計花費的時
        • 關鍵字: SoC  

        WCDMA速率適配算法的FPGA實現

        • 摘 要: 為了支持多媒體業務的傳輸,第三代移動通信WCDMA系統采用了獨特的編碼復接方案,同時也加大了系統復雜度,并引入了較長的處理時延。速率適配算法是業務復用方案的核心算法。本文具體提出了在FPGA中進行模塊合并、產生鑿孔圖樣進行比特積攢搬移的實現方案,縮短了處理延時,大大提高了系統的處理能力。關鍵詞:編碼復接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著因特網爆炸性的增長以及各種無線業務需求的增加,傳統的無線通信網已經越來越無法適應人們的需要。因此,以大容量、高數據率和承載多媒體業務為目的的
        • 關鍵字: FPGA  保留比特搬移  編碼復接  速率適配  鑿孔圖樣  

        virterx技術白皮書

        • 平臺FPGA的興起隨著Virtex系列在片上系統(SoC)應用中的廣泛應用,賽靈思(Xilinx)公司引入了平臺FPGA(Platform FPGA)的概念。作為領先的可編程邏輯供應商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計算處理的多功能器件,幫助業界涉足并確立了基于FPGA的SoC設計方法。通過實現大量基于FPGA的RISC處理器和處理器內核,賽靈思在這方面已經證實了自己的實力。最早的例子是于1991年實現Philip Freidin的RISC4005/R16 FPGA處理器。Vi
        • 關鍵字: FPGA  Xilinx  

        FPGA實現的FIR算法在汽車動態稱重儀表中的應用

        • 摘 要: 本文介紹了用FPGA實現的FIR算法,并對這種算法應用于汽車動態稱重儀表中的結果做了分析。實踐證明此算法用于動態稱重具有良好的效果。關鍵詞: FPGA;FIR;動態稱重引言車輛在動態稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態稱重實現高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數則不能過大,否則將產生過大的延遲導致不能實現實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消
        • 關鍵字: FIR  FPGA  動態稱重  

        英特爾成功開發480Mbps之UWB收發器

        • 日前(4月7日~8日)在甫結束的日本2004年英特爾IDF論壇中,英特爾首度展示了480Mbps的UWB無線傳輸,打破該公司在去年實現的252Mbps紀錄。據日經BP社消息,英特爾是采用FPGA設計LSI收發器,這代表著可以使用CMOS技術,以低成本生無線USB收發器,無線傳輸技術是多頻帶OFDM(版本0.8),所用頻率3GHz~5GHz,使用3個528MHz的頻帶
        • 關鍵字: 英特爾  FPGA  Wisair  

        SoC處理器的定標原則

        • 半導體器件定標(scaling)在量上的不斷進展蘊育著系統級芯片(SoC)器件在設計和結構上質的深刻變化。IC器件定標可以加強功率效率、增加帶寬和顯著改進功能集成性,而要挖掘出硅的全部性能潛力,還須在設計復雜性管理和改進設計可重用性方面做同樣的努力。代表ITRS對半導體定標的一致觀點的一個簡易技術模型示出了芯片設計上一系列重大變化。較高層次的可編程性可以緩解經濟上的壓力。專用處理器性能的不斷提高和器件的自動生成將使處理器芯核在SoC結構體系中發揮重大作用,諸如從高性能控制到以前只能由硬連接邏輯才可以實現的
        • 關鍵字: SoC  SoC  ASIC  
        共7983條 530/533 |‹ « 524 525 526 527 528 529 530 531 532 533 »
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 光泽县| 共和县| 灵川县| 新源县| 水富县| 莱州市| 子洲县| 鱼台县| 绥江县| 循化| 桐乡市| 兴宁市| 台东市| 延寿县| 平阳县| 新民市| 建德市| 大名县| 怀柔区| 隆德县| 都江堰市| 阳朔县| 利川市| 泰兴市| 保定市| 郴州市| 南宫市| 墨竹工卡县| 工布江达县| 桓台县| 湟源县| 泰顺县| 镇雄县| 巴彦县| 莱芜市| 延庆县| 大冶市| 革吉县| 留坝县| 台北县| 汾西县|