首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga soc

        fpga soc 文章 最新資訊

        將處理器集成入FPGA的整合之道

        • 引言現有的FPGA設計策略只是將FPGA看作一個單個元件,且需要依靠HDL輸入(HDL capture)和仿真的手段來進行元件設計和驗證。而在將處理器集成入FPGA,試圖在可編程部件中成就一個完全內嵌的系統時,其所呈現出的復雜性是現有方法無法有效解決的。若想對嵌入到FPGA中基于處理器的整個數字系統進行輸入、運行及調試,工程技術人員需要有一個集合各種工程軟硬件設計工具,在一個集成化的FPGA執行環境中協調工作的理想設計平臺。本文概述了開發這種系統所必須面對的各種設計挑戰,并講解了Altium公司的最新電子
        • 關鍵字: FPGA  

        CPLD在合成孔徑雷達目標模擬視頻板設計中的應用

        • 摘  要:本文介紹了一種合成孔徑雷達目標模擬視頻板卡的設計實例,它采用Altera公司的EMP7128S及MAX+PLUS-II 開發系統實現。由于采用該器件,簡化了電路設計,減小了設備體積,同時也使設備的可靠性和設計的靈活性大大提高。關鍵詞:合成孔徑雷達;FPGA/CPLD;PCI接口;乒乓結構引言合成孔徑雷達(Synthetic Aperture Radar,簡稱SAR)是以合成孔徑原理和脈沖壓縮技術為理論基礎,以高速數字處理和精確運動補償為前提條件的高分辨率成像雷達。對于合成孔徑雷達成像處
        • 關鍵字: FPGA/CPLD  PCI接口  合成孔徑雷達  乒乓結構  

        基于FPGA的神經元自適應PID控制器設計

        • 摘    要:本文提出了一種用FPGA實現神經元自適應PID控制器的方案,采用modelsim 5.6d進行仿真驗證并在Synplify Pro 7.1平臺上進行綜合,結果表明該方案具有運算速度快、精度高和易于實現的特點。關鍵詞:神經元;PID;FPGA;BP神經網絡引言迄今為止,PID控制器因其具有結構簡單、容易實現等特點,仍是實際工業過程中廣泛采用的一種比較有效的控制方法。但當被控對象存在非線性和時變特性時,傳統的PID 控制器往往難以獲得滿意的控制效果。神經網絡以其強大
        • 關鍵字: BP神經網絡  FPGA  PID  神經元  

        以系統為中心的全層次納米級SoC設計方法學

        • 引言2003年SoC的收入達到了310億美元,隨著通信行業及個人電子設備市場的快速發展,這一數字有望在2008年再翻上一番。其主要應用領域包括:數字蜂窩式移動電話及基礎設施、存儲設備、視頻游戲機、消費類顯示設備、圖形卡、數字電視、個人電腦用主板、寬帶接入設備以及DVD等。個人電子設備需求的持續上升表示SoC設計正發展到一個轉折點,因為此類系統的產品壽命一般都不會超過一年,而新產品的問世周期為兩年。研究表明,一項高科技新產品只要延遲上市6個月,其生命周期內的收入就要減少大概30%。而且,近年來這種商業影響有
        • 關鍵字: Cadence  SoC  ASIC  

        基于FPGA的專用信號處理器設計和實現

        • 摘 要:本文介紹基于FPGA、用VHDL語言編程實現矢量脫靶量測量專用信號處理器的方法。有效利用FPGA片內硬件資源,無需外圍電路,高度集成,實現了對復數數據進行去直流、加窗、512點FFT和求模平方運算。 關鍵詞:512點FFT;FPGA;蝶形運算 前言矢量脫靶量測量系統中,信號處理電路模塊的主要任務是完成目標檢測、數據存儲以及給其它單元控制信號。系統所進行的目標檢測需要計算信號的功率譜,所以先要對采集到的多通道(8路)數據按512點為一幀,作FFT處理,得到其頻譜。為了監測接收機工作狀態,需要在頻域
        • 關鍵字: 512點FFT  FPGA  蝶形運算  

        一種基于FPGA的直接序列擴頻基帶處理器

        • 摘    要:本文設計實現了一種基于FPGA的直接序列擴頻基帶處理器,并闡述了其基本原理和設計方案。關鍵詞:擴頻;FPGA;數字匹配濾波器;基帶處理器引言擴頻通信技術具有抗干擾、抗多徑、保密性好、不易截獲以及可實現碼分多址等許多優點,已成為無線通信物理層的主要通信手段。本文設計開發了一種基于直接序列擴頻技術(DS-SS)的基帶處理器。直接序列擴頻通信直接序列擴頻通信系統原理框圖如圖1所示。該處理器由FPGA芯片,完成圖1中兩虛線框所示的基帶信號處理部分。擴頻方式為11位bar
        • 關鍵字: FPGA  基帶處理器  擴頻  數字匹配濾波器  

        用FPGA技術實現某新型通信設備中PCM碼流處理

        • 摘    要:本文根據FPGA器件的特點,介紹了應用FPGA設計某通信設備中PCM碼流處理模塊的一種方案。并就設計中遇到的問題進行了分析。關鍵詞:FPGA;RAM引言由于FPGA器件可實現所有數字電路功能 ,具有結構靈活、設計周期短、硬件密度高和性能好等優點,在高速信號處理領域顯示出愈來愈重要的作用。本文研究了基于FPGA技術對PCM碼流進行處理的實現方法。變換后的數據寫入RAM,與DSP配合可完成復雜的信號處理功能。設計方案某新型通信設備中,在完成調度功能的板子上,需要進行
        • 關鍵字: FPGA  RAM  存儲器  

        測試復雜的多總線SoC器件

        • 使用多個復雜的總線已經成為系統級芯片(SoC)器件的標準,這種總線結構的使用使測試工程師面臨處理多個時鐘域問題的挑戰。早期器件的測試中,工程師可以依賴某些自動化測試設備(ATE)的雙時域能力測試相對簡單的總線結構。目前測試工程師面臨更復雜的SoC器件,這些器件反應了越來越多使用多個高速總線結構的趨勢。使用有效的技術和下一代測試系統,如Credence(科利登)的Octet,測試工程師能夠成功地管理與復雜SoC器件(如北橋器件)中多總線結構相關的獨立時鐘域。通過掌握ATE的能力,測試開發過程中,測試工程師能
        • 關鍵字: SoC  SoC  ASIC  

        低功耗SoC存儲器設計選擇

        • 當今的設計師面對無數的挑戰:一方面他們必須滿足高技術產品不斷擴展的特性需求,另一方面卻不得不受到無線和電池裝置的電源限制。沒有任何技術在這方面的要求比SoC的設計更為明顯,在這種設計中,高級工藝比從前復雜的多。然而,上述技術造成了新的電源問題?,F代SoC系統的關鍵之一就是:嵌入存儲器在芯片中的比例在不斷增長。當存儲器開始主導SoC時,應用節能技術使存儲器獲得系統電源變得十分重要。重要問題之一就是:在系統結構方面,是嵌入系統存儲器還是把存儲器放在SoC之外。在以前的技術中,電源不是要考慮的一個主要因素,而成
        • 關鍵字: Mosys  SoC  ASIC  

        基于ARM內核的手持設備SoC

        •  摘    要:本文研究并開發了一款針對手持設備、內嵌ARM7TDMI內核的系統芯片。在設計這款芯片的過程中,MP3算法的軟硬件分割和芯片的低功耗設計是主要挑戰。本文介紹了該系統芯片的結構,并著重介紹了軟硬件分割和低功耗設計技術。關鍵詞:系統芯片;低功耗;ARM;MP3 引言隨著半導體技術的進步和芯片設計方法—IP重用技術的出現,SoC在消費類電子產品中已經越來越普遍。本課題組去年啟動了稱為Garfield的SoC項目。Garfield定義為一款面向中低端PDA的
        • 關鍵字: ARM  MP3  低功耗  系統芯片  SoC  ASIC  

        利用SoC單片機的多功能數據采集卡

        • 摘    要:本文介紹了一種SoC單片機控制的多功能數據采集卡,在輸入通道中增加程控濾波、程控增益放大器和多級陷波電路,采集卡的功能選擇和參數改變均由SoC單片機軟件控制。本文給出了關鍵部分的電路圖、元件參數和實測數據。關鍵詞:SoC 單片機;程控放大;程控陷波 引言目前大多數的數據采集卡并不能適應工業控制現場或像野外那樣存在多種噪聲干擾的使用環境,特別是對50Hz工頻干擾及其諧波干擾無法起到抑制作用。在這種情況下,采集到的數據往往有很多錯誤或者采集卡無法正常工作。本數據采
        • 關鍵字: SoC  單片機  程控放大  程控陷波  SoC  ASIC  

        DSP和FPGA在圖像傳輸系統中的應用和實現

        • 摘    要:本文重點介紹基于DSP和FPGA、采用中頻數字化方法,以及QPSK擴頻調制技術來實現圖像的無線傳輸。對擴頻通信系統的同步問題提出了一種實現方法,并給出了部分實驗結果。關鍵詞:圖像傳輸;擴頻通信;同步;FPGA;DSP 視頻通信是目前計算機和通信領域的一個熱點。而無線擴頻與有線相比,有其固有的優越性,如聯網方便、費用低廉等。所以開發無線擴頻實時圖像傳輸系統有很高的實用價值。 系統設計在短距離通信中,通??梢栽谑瞻l端加入奇偶校驗、累加和校驗等出錯重發的防噪聲措施
        • 關鍵字: DSP  FPGA  擴頻通信  同步  圖像傳輸  

        基于C*SoC200的32位稅控機專用系統芯片設計

        • 摘    要:本文首先介紹了一個32位嵌入式稅控機專用系統芯片C3118的功能、結構和特點,然后分析了一個自動化程度很高的SoC設計平臺——C*SoC200,對該平臺的主要結構和功能進行了分析。關鍵詞:IP;SoC;平臺;仿真 引言2003年7月,中國國家質量監督檢驗檢疫總局發布了由稅控機國家標準制定委員會制定的稅控收款機國家標準。并將陸續出臺一系列的管理法規。為了滿足國家標準的要求,各稅控機生產廠家都在積極使用32位MCU開發符合新規范的稅控機。而32位的嵌入式稅控機專用
        • 關鍵字: IP  SoC  仿真  平臺  SoC  ASIC  

        可重定位的基于事務的系統級驗證

        • 功能驗證已經成為開發SoC的主要問題。隨著一些復雜SoC的規模超過兩千萬門,以及對開發和集成嵌入式軟件的需求持續增加,軟件模擬器已經力所不及。在設計過程需要幾百萬個時鐘周期來充分測試和驗證軟件功能的情況下,軟件仿真器的性能下降到1-5Hz。按照這種速率,軟件調試需要幾年的時間。如果設計項目組不能夠投入這么多的時間,則意味著SoC芯片制造出來之后,在加電后的幾秒內就會出現錯誤?;谑聞盏尿炞C允許代表單個或者多個時鐘周期的大量數據不經多次調用而直接進入模擬器,極大地提高了模擬性能。到目前為止,驗證環境都是基于
        • 關鍵字: SoC  

        合理選擇SoC架構

        • 找到價格、性能和功耗的最佳結合點實際上就確保贏得了SoC設計,但說起來容易做起來難。在實際可用的雙芯核架構、可編程加速器和數百萬門FPGA出現以前,一種80:20法則用起來很奏效:如果計算負荷的80%為數據處理,那么選擇RISC架構,在RISC中實施信號處理。而當今面臨太多的架構選擇,差別甚微,用單一處理器架構來解決優化問題已不可能。一種較為成功的方法是通過將計算資源與特性集匹配來實現。將一種復雜系統映射到硅中,在相當程度上依賴于設計是在現有SoC上實現還是從頭做起。對于前一種情況,系統設計師應從了解四個
        • 關鍵字: TI  SoC  ASIC  
        共7983條 525/533 |‹ « 523 524 525 526 527 528 529 530 531 532 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 民乐县| 滨海县| 彭阳县| 四平市| 普定县| 旬邑县| 蓬莱市| 理塘县| 通辽市| 香港| 张掖市| 永昌县| 荔波县| 沧州市| 洛阳市| 武义县| 鹤峰县| 浦城县| 睢宁县| 湟中县| 绥阳县| 金寨县| 无锡市| 昌吉市| 荔波县| 南通市| 黄陵县| 乌拉特中旗| 屏东县| 从江县| 壶关县| 咸宁市| 兰州市| 朔州市| 石首市| 莎车县| 探索| 临城县| 福建省| 奉化市| 镇赉县|