首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> dds+pll

        dds+pll 文章 最新資訊

        基于DDS技術和單片機設計的射頻信號干擾器

        •   文中介紹的干擾器能夠產生3種干擾信號:隨機干擾、點頻干擾和掃頻干擾,其中點頻干擾和掃頻干擾是基于單片機對DDS芯片AD9852的控制產生,整個系統的控制靈活、高效。測試結果表明,系統能夠準確產生所需要的干擾信號,滿足抗干擾性能測試的需要。雖然本設計產生的干擾信號位于406 MHz頻段,但這樣的電路結構也可用于其它頻段(需修改VCO、PLL等電路),例如手機通信頻段,因此本電路結構對其它頻段的應用同樣具有借鑒意義。   隨著電子設備的使用越來越普遍,電子設備之間的干擾問題也越來越突出,特別是通信設備的
        • 關鍵字: DDS  AD9852  

        基于DDS的短波射頻頻率源設計與實現

        •   介紹了直接數字頻率合成(DDS)的結構和原理,并將DDS技術應用于短波射頻通信頻率源中。實現了一種基于單片機+DDS可編程低噪聲頻率源,輸出信號范圍46.5~75 MHz.實驗結果表明,該頻率源具有頻率分辨率高、相位噪聲低等優點,滿足短波射頻通信系統對頻率源的設計要求。   頻率源是現代短波射頻通信系統的核心,對整個系統的正常運行起著決定性的作用。作為射頻電路與系統的核心設備,頻率源的好壞關系著整個系統的穩定性?,F在的頻率合成技術正朝著雜散和相位噪聲更低的方向發展,同時還要求有更寬的頻帶和更高的頻率
        • 關鍵字: DDS  射頻  

        冗余時鐘的平滑時鐘切換——電子設計

        •   摘要:   檢測到時鐘丟失時平滑切換到冗余時鐘源有助于避免系統運行中斷。   正文:   當今許多數據通信、網絡和計算機系統都需要實現時鐘冗余。組件或板級故障甚至簡單的定期系統維護等引起的任何中斷都不應造成系統運行中斷。因此,為整個電路工作提供時序的系統時鐘必須避免因任何異常情況而中斷。帶冗余的理想時鐘發生器也必須能在檢測到時鐘錯誤或丟失的情況下從母時鐘源平滑切換到子時鐘源或晶振。   以下給出幾類常用的冗余時鐘方案,其中包括:   動態時鐘切換:根據這種方案,系統在檢測到母時鐘源丟失或錯誤
        • 關鍵字: VCO  PLL  

        基于AD9854和FPGA的頻率特性測試儀

        •   摘要:基于零中頻正交解調原理的頻率特性測試儀,用于檢測被測網絡的幅頻特性和相頻特性。系統采用集成數字直接頻率合成器AD9854產生雙路恒幅正交余弦信號,作為掃頻信號源,以FPGA為控制核心和運算平臺,結合濾波器、放大器、混頻器及ADC電路,實現對雙端口網絡在1-40MHz頻率范圍內頻率特性的點頻和掃頻測量,并在LCD屏上實時顯示相頻特性曲線和幅頻特性曲線。   引言   AD9854數字合成器是高度集成的器件,它采用先進的DDS技術,片內整合了兩路高速、高性能正交D/A轉換器,在高穩定度時鐘的驅動
        • 關鍵字: AD9854  FPGA  濾波器  DDS  ADC  201504  

        多模多制式調制信號發生技術

        •   摘要:隨著通信行業以及數字技術的不斷發展,市場上經常需要多模通信信號或多制式數字調制信號發生器,本文介紹了采用軟件無線電思想,基于“DDR2+FPGA+DAC+DDS+寬帶調制器”的硬件結構的信號發生裝置,實現了TD-SCDMA、WCDMA、TD-LTE、FDD-LTE等多模信號以及BPSK、QPSK、OQPSK、DQPSK、8PSK、16QAM、32QAM、64QAM、2FSK、4FSK、GMSK等數字調制信號的發生,能很好滿足現代信號模擬的實際需求。   1 引言   
        • 關鍵字: 多模  調制信號  FPGA  DDS  FIR濾波器  201504  

        多路SDI信號單波長無損光傳輸

        •   摘要:針對目前市場上越來越多針對SDI信號的應用需求,提出了多路SDI電信號單波長光纖傳輸的實現方案,就方案中出現的由于FIFO“寫滿”或“讀空”引起的SDI信號傳輸誤碼,提出了一種基于FPGA內部PLL的可控時鐘,利用該時鐘作為FIFO的讀時鐘,實現SDI信號無損傳輸。   引言   串行數字接口(Serial Digital Interface,簡寫為SDI)是針對演播室環境提出的用單根電纜來傳輸數字視音頻信號的方式。在SMTPE-259M標準中
        • 關鍵字: SDI  FPGA  光纖  FIFO  PLL  數據還原  201503  

        【從零開始走進FPGA】教你什么才是真正的任意分頻

        •   一、為啥要說任意分頻   也許FPGA中的第一個實驗應該是分頻實驗,而不是流水燈,或者LCD1602的"Hello World"顯示,因為分頻的思想在FPGA中極為重要。當初安排流水燈,只是為了能讓大家看到效果,來激發您的興趣(MCU的學習也是如此)。   在大部分的教科書中,都會提到如何分頻,包括奇數分頻,偶數分頻,小數分頻等。有些教科書中也會講到任意分頻(半分頻,任意分數分頻)原理,用的是相位與的電路,并不能辦到50%的占空比,也不是很靈活。   但沒有一本教科書會講到精
        • 關鍵字: FPGA  DDS  

        具PLL 的5 輸出超低抖動時鐘分配器提供獨特的多芯片輸出同步方法

        •   凌力爾特公司 (Linear Technology Corporation) 推出低相位噪聲整數 N 合成器內核 LTC6950,該產品具超低抖動時鐘分配輸出電路。LTC6950 非常適用于產生和分配具高信噪比 (SNR) 時鐘數據轉換器必不可少的低抖動信號。當數字化或合成高模擬頻率時,保持數據轉換器時鐘低抖動是實現出色 SNR 水平的基礎。例如,新式電子系統需要用 ADC 直接數字化 RF 和高 IF 信號。憑借 18fsRMS 抖動 (在 12kHz 至 20MHz 帶寬上),LTC6950 保證
        • 關鍵字: 凌力爾特  PLL  LTC6950   

        基于X波段的經典設計匯總,包括天線、振蕩器、濾波器等

        •   根據IEEE 521-2002標準,X波段是指頻率在8-12 GHz的無線電波波段,在電磁波譜中屬于微波。而在某些場合中,X波段的頻率范圍則為7-11.2 GHz。通俗而言,X波段中的X即英語中的“extended”,表示“擴展的”調幅廣播。本文介紹基于X波段的天線、頻率合成器、振蕩器等的設計實現方案,供大家參考。   X波段頻率合成器設計   本文提出LL頻率合成方案是用于頻率合成器設計的一種較好的方案,PLL頻率合成器在相位噪聲特性、雜波抑制及頻
        • 關鍵字: 天線  VCO  PLL  

        X波段頻率合成器設計

        •   1 引言   隨著現代通信技術的不斷發展,對頻率源的要求越來越高。一方面,由于通信容量的迅速擴大,使得通信頻譜不斷向高端擴展;另一方面,由于頻譜資源的相對匱乏,必須提高頻譜利用率,進而對頻率源的頻譜純度和頻率穩定度都提出了更高的要求。   在無線通信領域中,為了提高頻譜利用率,現代通信系統對頻率合成器的精度、頻率分辨率、轉換時間和頻譜純度等指標提出了越來越高的要求。頻率合成的方法主要有直接頻率合成(DS)、間接頻率合成(PLL)和直接數字頻率合成(DDS)等方案。直接頻率合成體積大、成本高, 有較
        • 關鍵字: X波段  PLL  VCO  

        X波段間接式頻率綜合器的設計

        •   1 引言   頻率源是所有電子系統(雷達、通訊、測控、導航等)的基本信號來源,其主要包括固定頻率源和合成頻率源兩類。其中合成頻率源又稱頻率合成(綜合)器,按其構成方式可分為直接式和間接式。采用鎖相環(PLL)技術的間接頻率合成器目前應用最為廣泛。直接模擬頻率合成器(DAS)采用倍頻器、分頻器、混頻器及微波開關來實現頻率合成,具有最優的近端相位噪聲和高速捷變頻特性,但結構復雜、成本昂貴的特點限制其只能應用于雷達等高端領域。直接數字合成器(DDS)目前也得到了廣泛應用,但高性能DDS產品的輸出頻率還有待
        • 關鍵字: X波段  頻率綜合器  DDS  

        基于DDS的頻譜分析儀設計

        •   1 引言   直接數字頻率合成(DDS)是近幾年一種新型的頻率合成法,其具有頻率切換速度快,頻率分辨率高,以及便于集成等優點。在此,設計了基于DDS的頻譜分析儀,該頻譜分析儀依據外差原理,被測信號與本征頻率混頻,實現信號的頻譜分析。   2 系統設計   圖1給出系統設計框圖,主要由本機振蕩電路、混頻電路、放大檢波電路、頻譜輸出顯示電路等組成。通過單片機和現場可編程門陣列(FPGA)共同控制AD985l,以產生正弦掃頻輸出信號,然后經濾波、程控放大得到穩定輸出,與經放大處理的被測信號混頻,再經放
        • 關鍵字: DDS  FPGA  AD985l  

        C波段寬帶捷變頻率綜合器設計

        •   摘要:本文介紹了一種C波段寬帶捷變頻率綜合器的設計方法,采用直接數字頻率合成器(DDS)實現頻率捷變,采用倍頻鏈路擴展輸出帶寬,通過與鎖相環(PLL)合成產生的本振信號混頻將輸出頻率搬移到C波段。論述了DDS時鐘電路、倍頻鏈路以及混頻部分的設計方法,并給出了達到的主要技術指標和測試結果。   引言   頻率合成器是現代通訊系統必不可少的關鍵電路, 是電子系統的主要信號源,是決定電子系統性能的關鍵設備。隨著系統對頻率源的頻率穩定度、頻譜純度、頻率范圍和輸出頻率個數的要求越來越高,高穩定、低相位噪聲、
        • 關鍵字: 變頻率綜合器  DDS  PLL  C波段  合成器  201410  

        基于FPGA的任意分頻器設計

        •   1、前言   分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如Altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者這種方式只消耗不多的邏輯單元就可以達到對時鐘的操作目的。   2、整數倍分頻器的設計   2.1 偶數倍分頻   偶數倍分頻器的實現非常簡單,只需要一個計數器進行計數就能實現。如需要N分頻
        • 關鍵字: FPGA  分頻器  PLL  

        怎樣為定時應用選擇合適的采用PLL的振蕩器

        • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
        • 關鍵字: 定時應用  PLL  振蕩器  內部時鐘  合成器IC技術  
        共391條 7/27 |‹ « 5 6 7 8 9 10 11 12 13 14 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 塔城市| 平定县| 成安县| 越西县| 景东| 祁门县| 吉木萨尔县| 金秀| 新郑市| 商水县| 麟游县| 岳池县| 隆林| 隆尧县| 博客| 新闻| 明星| 本溪| 湄潭县| 湘潭市| 黑山县| 城固县| 高清| 深圳市| 房产| 渑池县| 桃园县| 娄底市| 清水河县| 饶平县| 阿荣旗| 屏山县| 崇礼县| 合肥市| 平武县| 崇州市| 白朗县| 西丰县| 明水县| 平和县| 德安县|