首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> cpld/fpga

        cpld/fpga 文章 最新資訊

        基于FPGA的空間目標(biāo)碰撞預(yù)警系統(tǒng)

        • 摘要:為了解決空間目標(biāo)與航天器發(fā)生碰撞的問題,設(shè)計(jì)了一種基于FPGA,以在軌目標(biāo)三維坐標(biāo)為待處理數(shù)據(jù)進(jìn)行快速并行處理的目標(biāo)碰撞預(yù)警系統(tǒng)。該系統(tǒng)基于Xilinx公司FPGA芯片中的內(nèi)容可尋址存儲(chǔ)器(Content Addressable
        • 關(guān)鍵字: FPGA  目標(biāo)碰撞  預(yù)警系統(tǒng)    

        寬帶數(shù)字信道化接收機(jī)的FPGA實(shí)現(xiàn)

        • 摘要:為解決現(xiàn)代電子戰(zhàn)對接收機(jī)處理帶寬寬、靈敏度高及實(shí)時(shí)性處理的要求,提出一種數(shù)字信道化接收機(jī)的設(shè)計(jì)方法。在推導(dǎo)高效信道化接收機(jī)模型的基礎(chǔ)上,采用多相濾波器結(jié)構(gòu)實(shí)現(xiàn)的數(shù)字信道化接收機(jī)。該接收機(jī)利用超高
        • 關(guān)鍵字: FPGA  寬帶  接收機(jī)  數(shù)字信道化    

        基于FPGA的ARINC429通信協(xié)議設(shè)計(jì)實(shí)現(xiàn)

        • 摘要:介紹了在FPGA上利用SoPC技術(shù)設(shè)計(jì)實(shí)現(xiàn)某機(jī)載數(shù)據(jù)傳榆設(shè)備與機(jī)載專用計(jì)算機(jī)進(jìn)行通信的ARINC429通信協(xié)議,實(shí)現(xiàn)了對ARINC429數(shù)據(jù)的一發(fā)一收。該系統(tǒng)模塊充分利用了FPGA硬件可編程性、高度集成性、實(shí)時(shí)性的特點(diǎn)。測
        • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  協(xié)議  通信  FPGA  ARINC429  基于  

        具有多個(gè)電壓軌的FPGA和DSP電源設(shè)計(jì)實(shí)例

        • 大多數(shù)電子產(chǎn)品由于包含一個(gè)或多個(gè)FPGA或DSP數(shù)字處理芯片而需要提供多個(gè)電源軌。在為這些數(shù)字IC供電時(shí),有多種方案可以選擇,也有許多潛在的陷阱需要避免。在“具有多個(gè)電壓軌的FPGA和DSP應(yīng)用的電源設(shè)計(jì)方法rd
        • 關(guān)鍵字: 電源  設(shè)計(jì)  實(shí)例  DSP  FPGA  多個(gè)  電壓  具有  

        高速數(shù)據(jù)采集系統(tǒng)中精確時(shí)標(biāo)的CPLD實(shí)現(xiàn)方法

        • 高速數(shù)據(jù)采集系統(tǒng)中精確時(shí)標(biāo)的CPLD實(shí)現(xiàn)方法,本文介紹一種利用復(fù)雜可編程邏輯器件給高速數(shù)據(jù)采集系統(tǒng)中的采集數(shù)據(jù)貼上精確時(shí)間標(biāo)簽的方法,并利用MAX PLUSⅡ開發(fā)環(huán)境驗(yàn)證設(shè)計(jì)方案的正確性。此設(shè)計(jì)方案已經(jīng)成功地應(yīng)用到自行設(shè)計(jì)的高速數(shù)據(jù)采集卡中。
          關(guān)鍵詞
        • 關(guān)鍵字: CPLD  實(shí)現(xiàn)  方法  標(biāo)的  精確  數(shù)據(jù)采集  系統(tǒng)  高速  

        基于FPGA的DES、3DES硬件加密技術(shù)

        • 基于FPGA的DES、3DES硬件加密技術(shù),傳統(tǒng)的加密工作是通過在主機(jī)上運(yùn)行加密軟件實(shí)現(xiàn)的。這種方法除占用主機(jī)資源外,運(yùn)算速度較慢,安全性也較差。而硬件加密是通過專用加密芯片、FPGA芯片或獨(dú)立的處理芯片等實(shí)現(xiàn)密碼運(yùn)算。相對于軟件加密,硬件加密具有
        • 關(guān)鍵字: 加密  技術(shù)  硬件  3DES  FPGA  DES  基于  

        一種密鑰可配置的DES加密算法的FPGA

        基于FPGA的步進(jìn)電機(jī)控制器研究和實(shí)現(xiàn)

        • 摘要:步進(jìn)電機(jī)是一種將電脈沖轉(zhuǎn)化為角位移的執(zhí)行機(jī)構(gòu),已廣泛應(yīng)用于各種自動(dòng)化控制系統(tǒng)中。為了提高對步進(jìn)電機(jī)的細(xì)分要求,提出了基于FPGA控制的步進(jìn)電機(jī)控制器方案。給出了用VHDL語言層次化設(shè)計(jì)各功能模塊的過程,
        • 關(guān)鍵字: FPGA  步進(jìn)電機(jī)  控制器    

        IGLOO的FPGA構(gòu)成的馬達(dá)控制方案

        • 本文介紹了IGLOO系列主要特性和優(yōu)勢,IGLOO系列架構(gòu)框圖以及采用AGL125的馬達(dá)控制子板主要特性,步進(jìn)馬達(dá)控制邏...
        • 關(guān)鍵字: IGLOO  FPGA  馬達(dá)控制方案  Actel  

        Altera宣布光纖互連FPGA產(chǎn)品計(jì)劃

        •   展望未來發(fā)展,帶寬容量能夠逐步滿足應(yīng)用和內(nèi)容開發(fā)者的需求,Altera公司近日發(fā)布其光纖互連可編程器件規(guī)劃。   收發(fā)器是業(yè)界發(fā)展的關(guān)鍵,因此,Altera發(fā)揮在這一領(lǐng)域的技術(shù)領(lǐng)先優(yōu)勢,將這一遠(yuǎn)景展望變?yōu)楝F(xiàn)實(shí)。這些直接光纖接口支持多種應(yīng)用,大幅度提高了帶寬容量,同時(shí)降低了系統(tǒng)復(fù)雜度、成本和功耗。
        • 關(guān)鍵字: Altera  FPGA  

        ASIC和FPGA的優(yōu)勢與劣勢

        • ASIC和FPGA的優(yōu)勢與劣勢,ASIC和FPGA具有不同的價(jià)值主張,在作出選擇前必須仔細(xì)評估。兩種種技術(shù)對比。這里介紹了ASIC和FPGA 的優(yōu)勢與劣勢:FPGA與ASIC的設(shè)計(jì)優(yōu)勢
          FPGA 的設(shè)計(jì)優(yōu)勢
        • 關(guān)鍵字: 劣勢  優(yōu)勢  FPGA  ASIC  

        fpga

        • fpga,什么是 FPGA?現(xiàn)場可編程門陣列 (FPGA) 是由通過可編程互連連接的可配置邏輯塊 (CLB) 矩陣構(gòu)成的可編程半導(dǎo)體器件。相對于專為特定設(shè)計(jì)定制構(gòu)建的專用集成電路 (ASIC) 而言,F(xiàn)PGA 能通過編程來滿足應(yīng)用和功能要求。雖
        • 關(guān)鍵字: fpga  

        立體攝像深度感知的FPGA實(shí)現(xiàn)

        • 立體攝像深度感知的FPGA實(shí)現(xiàn),針對立體攝像的深度感知,F(xiàn)PGA解決方案能使處理器的時(shí)間得到緩解,減少或除去器件的成本,例如MPU、DSP、激光器和昂貴的鏡頭。通過提供給機(jī)器人其環(huán)境中的差異測繪,F(xiàn)PGA使機(jī)器人中的CPU專注于重要的高層任務(wù),例如建
        • 關(guān)鍵字: FPGA  實(shí)現(xiàn)  感知  深度  攝像  立體  

        Altium持續(xù)投資聯(lián)合實(shí)驗(yàn)室 強(qiáng)化電子設(shè)計(jì)人才力量

        •   Altium日前宣布與中國礦業(yè)大學(xué)徐海學(xué)院合作共建電子設(shè)計(jì)聯(lián)合實(shí)驗(yàn)室,這也是Altium公司首次與國內(nèi)獨(dú)立學(xué)院聯(lián)合建設(shè)實(shí)驗(yàn)室。Altium公司向徐海學(xué)院捐贈(zèng)了70套價(jià)值人民幣400萬的一體化電子設(shè)計(jì)平臺正版軟件Altium Designer,以用于電子設(shè)計(jì)教學(xué)及培訓(xùn)活動(dòng)。雙方同時(shí)將合作開展與電子電路設(shè)計(jì)、FPGA數(shù)字電路設(shè)計(jì)及SoPC嵌入式系統(tǒng)設(shè)計(jì)領(lǐng)域相關(guān)的教學(xué)合作,全面提升下一代電子設(shè)計(jì)人才的綜合素養(yǎng),并進(jìn)一步強(qiáng)化Altium與中國院校的合作。   中國礦業(yè)大學(xué)副校長、徐海學(xué)院董事長宋學(xué)鋒教授表示
        • 關(guān)鍵字: Altium  FPGA  嵌入式系統(tǒng)  

        基于TDI-CCD的成像FPGA系統(tǒng)軟件設(shè)計(jì)應(yīng)用

        • 摘要:為建立高速、高效、合理的CCD成像軟件系統(tǒng),設(shè)計(jì)TDI-CCD成像系統(tǒng)自頂向下的軟件設(shè)計(jì)結(jié)構(gòu)和模塊化設(shè)計(jì)方法,實(shí)現(xiàn)成像系統(tǒng)FPGA軟件解耦合,給出整體軟件設(shè)計(jì)結(jié)構(gòu)及其性能分析;在系統(tǒng)調(diào)試階段運(yùn)行良好。實(shí)際運(yùn)行
        • 關(guān)鍵字: TDI-CCD  FPGA  成像  系統(tǒng)    
        共7031條 303/469 |‹ « 301 302 303 304 305 306 307 308 309 310 » ›|

        cpld/fpga介紹

        您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
        歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 武强县| 饶河县| 江津市| 香港 | 舒兰市| 舟曲县| 上饶县| 和田市| 万载县| 新丰县| 台南县| 务川| 临猗县| 鄂伦春自治旗| 舒城县| 长葛市| 永安市| 大石桥市| 英山县| 泰顺县| 陆丰市| 新安县| 南京市| 建德市| 阿克苏市| 和静县| 石首市| 淳安县| 隆子县| 孝昌县| 涿州市| 朔州市| 合山市| 阜康市| 进贤县| 三穗县| 奎屯市| 裕民县| 北京市| 呼玛县| 将乐县|