新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > ASIC和FPGA的優勢與劣勢

        ASIC和FPGA的優勢與劣勢

        作者: 時間:2011-04-01 來源:網絡 收藏

        具有不同的價值主張,在作出選擇前必須仔細評估。兩種種技術對比。這里介紹了

        本文引用地址:http://www.104case.com/article/150902.htm

        的設計
        FPGA 的設計 ASIC 的設計優勢
        更快的上市時間 - 無需布局、掩模和其它制造步驟。 全定制性能 - 實現設計,因為器件根據設計規范進行生產。
        無前期 NRE(非重發性設計成本)- 與ASIC設計有關的成本 降低單位成本 - 用于實現大批量設計
        縮短了設計周期- 由于軟件可以處理很多布線、布局和時序問題 小型化 - 因為器件根據設計規范進行生產。
        更加可預測的項目周期- 由于消除了可能的重置、晶圓容量等階段 較高的原始內部時鐘速度
        現場可重編程能力 - 可以遠程上傳的新比特流。

        過去 FPGA 用于速度/復雜度/容量較低的設計,而當今的 FPGA 則可以輕松突破 500 MHz 的性能障礙。FPGA 能夠以更低的價格實現無可比擬的邏輯密度增加和眾多其它特性(如嵌入式處理器、DSP 模塊、時鐘技術和高速串行),現已幾乎成為任何設計的首選。

        FPGA 和 ASIC 的設計流程對比

        由于設計邏輯已綜合到通過驗證的定義好的 FPGA 器件上,這樣 FPGA 設計流程就避免了項目中既復雜又耗時的平面規劃、布局布線、時間分析以及掩碼/項目階段。

        然而,必要時,Xilinx 還能夠提供先進的布局規劃、層次化設計和時序工具,使用戶能夠將要求最苛刻的設計的性能最大化。



        關鍵詞: 劣勢 優勢 FPGA ASIC

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 民勤县| 会理县| 沾化县| 辉南县| 河间市| 迭部县| 尚志市| 金乡县| 兴隆县| 东山县| 湘阴县| 香格里拉县| 建阳市| 漠河县| 托克托县| 遂川县| 汤阴县| 剑阁县| 安乡县| 博兴县| 敖汉旗| 同仁县| 九龙坡区| 九江县| 桃园县| 惠水县| 罗源县| 深水埗区| 邵东县| 金华市| 密云县| 临邑县| 天水市| 浮山县| 射洪县| 比如县| 闸北区| 平和县| 嘉祥县| 襄城县| 黎川县|