新聞中心

        EEPW首頁 > 消費電子 > 設(shè)計應(yīng)用 > 臺積電年底有望推出首款3D芯片 能耗可降低50%

        臺積電年底有望推出首款3D芯片 能耗可降低50%

        作者: 時間:2011-07-12 來源:網(wǎng)絡(luò) 收藏

          據(jù)臺灣對外貿(mào)易發(fā)展協(xié)會(TAITRA)透露,芯片業(yè)代工巨頭公司可望于今年年底前推出業(yè)內(nèi)首款采用堆疊技術(shù)的半導體芯片產(chǎn)品。Intel則曾于今年五月份表示,他們將于今年年底前開始量產(chǎn)結(jié)合了三門晶體管技術(shù)(計劃14nm節(jié)點啟用類似的Finfet技術(shù))的芯片產(chǎn)品。而這次推出采用堆疊技術(shù)半導體芯片產(chǎn)品的時間點則與其非常靠近。

        與其它半導體廠商一樣,臺積電也一直在開發(fā)以穿硅互聯(lián)技術(shù)(TSV)為核心的堆疊技術(shù)。不過需要說明的是,這種技術(shù)與Intel的三門晶體管技術(shù)存在很大的區(qū)別,以TSV為核心的3D芯片堆疊技術(shù)主要在芯片的互聯(lián)層做文章,通過在互聯(lián)層中采用TSV技術(shù)來將各塊芯片連接在一起,以達到縮小芯片總占地面積,減小芯片間信號傳輸距離的目的。而三門晶體管技術(shù)則是從芯片的核心部分--晶體管內(nèi)部結(jié)構(gòu)上進行改革。

        不過,在增加芯片單位面積內(nèi)的晶體管密度方面,3D芯片堆疊技術(shù)和三門晶體管技術(shù)均能起到正面的影響作用。

        根據(jù)TAITRA的報道,3D芯片堆疊技術(shù)可以將芯片的晶體管密度等效增加到最大1000倍左右的水平,而且芯片的則可降低50%左右。

        TAITRA還引用了臺積電研發(fā)部門高級副總裁蔣尚義的話稱,臺積電一直都在與芯片封裝商,以及芯片自動化設(shè)計軟件開發(fā)商就改善3D芯片堆疊技術(shù)的實用性方面進行緊密合作。



        關(guān)鍵詞: 臺積電 3D芯片 能耗

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 垦利县| 策勒县| 靖边县| 昌平区| 广河县| 黎平县| 罗定市| 开原市| 梓潼县| 冀州市| 武城县| 新源县| 柳江县| 义马市| 洛浦县| 连江县| 靖远县| 穆棱市| 新建县| 长垣县| 夏邑县| 建平县| 塔城市| 长顺县| 资溪县| 凤台县| 拜泉县| 兴和县| 彰化县| 丹棱县| 杭锦旗| 保康县| 和硕县| 建瓯市| 万盛区| 定西市| 青阳县| 南木林县| 昭觉县| 巴中市| 六枝特区|