新聞中心

        EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 一種采用分離柵極閃存單元實現(xiàn)可編程邏輯陣列的新型測試結(jié)構(gòu)

        一種采用分離柵極閃存單元實現(xiàn)可編程邏輯陣列的新型測試結(jié)構(gòu)

        作者:Henry Om’man 時間:2014-04-01 來源:電子產(chǎn)品世界 收藏

          簡介

        本文引用地址:http://www.104case.com/article/235707.htm

          大多數(shù)陣列使用易失性存儲器作為配置數(shù)據(jù)存儲元件。最近,有人嘗試使用非易失性存儲器(NVM)替代。基于NVM的FPGA是嵌入式IP應(yīng)用的理想選擇,其架構(gòu)和許多增強(qiáng)功能可改善芯片集成度、IP使用率和測試時間。Robert Lipp等人提出了一種采用淺溝槽隔離(STI)工藝的高壓三阱EEPROM檢測方案。為了能及時編程,使用此方法的開關(guān)器件需要高于±16V的電壓。Kyung Joon Han等人通過用深溝槽隔離工藝替代高壓三阱工藝對此方案進(jìn)行了改進(jìn)。但是,深溝槽NVM器件操作采用FN隧穿,需要在柵極和通道之間分離±10V的電壓。此分離電壓操作需要三阱工藝。

          本文首次提出了一種新型測試結(jié)構(gòu),采用雙分離柵極單元創(chuàng)建配置元件。的分離柵極單元作為嵌入式應(yīng)用的領(lǐng)先NVM解決方案而被業(yè)內(nèi)熟知,這歸功于其與代工廠提供的基線邏輯工藝的兼容集成、低功耗且高度可靠的厚氧化層多晶硅間擦除、非常有效的源極側(cè)通道熱電子(SSCHE)注入編程、低電壓讀操作以及高耐用能力。因此,技術(shù)消除了對三阱工藝的需求以及傳感和電路,這通過使用的分離柵極技術(shù)來實現(xiàn),該技術(shù)符合標(biāo)準(zhǔn)CMOS工藝并采用分離柵極存儲器單元來存儲配置數(shù)據(jù)和直接配置邏輯陣列(SLA)開關(guān)元件。此外,還繼承了上述分離柵極閃存所具備的技術(shù)優(yōu)勢。



        關(guān)鍵詞: 可編程 閃存 SRAM SST SCE

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 易门县| 禹城市| 砚山县| 嘉义县| 肃宁县| 澄江县| 英吉沙县| 临夏市| 施甸县| 沽源县| 苍山县| 渭源县| 玉林市| 新宾| 甘南县| 获嘉县| 汕头市| 尼木县| 永昌县| 临夏市| 榕江县| 会泽县| 苍山县| 遂昌县| 乌海市| 华亭县| 白水县| 濮阳县| 亳州市| 板桥市| 文化| 凯里市| 绍兴县| 礼泉县| 枣阳市| 博客| 南陵县| 察雅县| 荃湾区| 泰兴市| 临颍县|