新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 用EDA設計全數字三相昌閘管觸發器IP軟核

        用EDA設計全數字三相昌閘管觸發器IP軟核

        作者: 時間:2010-06-28 來源:網絡 收藏

          IP(Intellectual Propcrty)就是常說的知識產權。美國Dataquest咨詢公司將半導體產業的IP定義為用于ASIC、ASSP和PLD等當中,并且是預先設計好的電路模塊。模塊有行為(Behavior)、結構(Structure)和物理(Physical)_三級不同程度的設計。根據描述功能行為的不同,分為三類。即軟核(Soft IP Corc)、完成結構描述的固核(Firm IP Core)和基于物理描述并經過工藝驗證的硬核(Hard IP Core)。IP軟核通常是用HDL文奉形式提交給用戶,它經過RTL級設計優化和功能驗證,但其中不含有任何具體的物理信息。據此,用戶可以綜合出正確的門電路級設計網表,并可以進行后續的結構設計,具有很大的靈活性;借助于綜合工具可以很容易地與其他外部邏輯電路合成一體,根據各種不同半導體工藝,設計成具有不同性能的器件。本文利用先進的軟件,用硬件描述語言采用自頂向下的模塊化設計方法,完成了具有相序自適應功能的雙脈沖數字移相觸發器的IP軟核設計。

          1 三相全控橋整流電路

          如圖1所示,三相全控橋整流電路由6只組成。共陰極組側和共陽級組側的各3只相互換流,在電源的一個周期內獲得6次換流的脈動波形。三相全控橋整流電路在任何時刻必須保證有兩個不同組別的同時導通才能構成回路。換流只在本組內進行,每隔120°換流一次。由于共陰級組與共陽級組的換流點相隔60°,所以每隔60°有一個元件換流。同組內各晶閘管的觸發脈沖相位差為120°,接在同一相的兩個元件的觸發脈沖相位差為180°,而相鄰兩脈沖的相位差是60°。

        三相全控橋整流電路

          2 IP軟核設計

          2.1 觸發脈沖輸出設計思路

          本設計的觸發脈沖移相是以三相的自然換相點為基準的,三相電源U、V、W輸入經過兩兩相減并整流以后得到周期為20 ms、相位差為120°的三路方波A、B、C(如圖2所示),作為頂層模塊的同步輸入。分析觸發脈沖可以發現,不管移相觸發角為多少,以A相的過零點作為同步點,則從同步點開始的一個周期360°內,必然產生6次輸出脈沖。本設計采用雙窄脈沖,每次有兩路輸出。6個晶閘管的觸發分別由A、B、C的正、負電平周期內進行延時。例如:A的正電平周期內,以A的上升沿為起始點,經過由移相角決定的延時后,發出VTl的觸發脈沖;在雙窄脈沖應用中,同時發出VT6的觸發脈沖。觸發脈沖時序圖如圖3昕示。

        觸發脈沖輸出設計思路

          可以實現從自然換相點開始0°~180°的延時,設計思路簡單直觀,而通常設計則須區分不同的移相范圍。在外部輸入6MHz的時鐘時,可以實現精度為O.003°的移相,同時還可實現相序自適應。


        上一頁 1 2 下一頁

        關鍵詞: IP核 晶閘管 EDA VHDL

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 唐海县| 辽阳县| 岐山县| 昌黎县| 威信县| 百色市| 高阳县| 沙洋县| 桂东县| 黔江区| 内乡县| 天门市| 上饶市| 泗阳县| 明溪县| 福清市| 泊头市| 灵璧县| 星座| 合江县| 潮州市| 南京市| 奎屯市| 恩平市| 大兴区| 彰化市| 齐河县| 新营市| 福安市| 綦江县| 盘山县| 海南省| 霍邱县| 洪江市| 建水县| 清水县| 革吉县| 和田县| 勐海县| 萨迦县| 沾益县|