新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的DDR內存條的控制研究與設計

        基于FPGA的DDR內存條的控制研究與設計

        作者: 時間:2010-07-06 來源:網絡 收藏

          2 條電路設計

          由于 SDRAM采用的時鐘頻率較高,加上SDRAM的數據率為時鐘速率的兩倍, SDRAM對時鐘質量的要求很高,必須保證時鐘上升沿的時間小于5%的時鐘周期。DDR SDRAM的數據線與相對應的數據采樣信號(DQS)的長度要盡量相等,來保證數據的采樣窗口盡量要大一些。由于信號質量要求高,我們將所有的信號線都采用微電線和帶狀線來傳輸。使用條的IBIS模型進行仿真來保證設計中信號的完整性,我們將信號分為3類,第一類,由到DDR SDRAM的時鐘差分信號;第二類,由到DDR SDRAM的控制線;第三類,FPGA與DDR SDRAM之間的雙向傳輸線。對三類IBIS模型的herperlinx仿真如圖4:

          通過仿真我們可以確定3類信號線中帶狀線和微帶線板厚,銅厚,以及信號線的線寬,線長等參數。



        關鍵詞: FPGA DDR 內存 SDKAM

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 古蔺县| 昭通市| 秀山| 隆昌县| 莲花县| 北海市| 逊克县| 石嘴山市| 德惠市| 靖宇县| 孝感市| 色达县| 虎林市| 勃利县| 竹北市| 蓝山县| 虞城县| 蛟河市| 石台县| 东丰县| 牟定县| 鄂尔多斯市| 洪湖市| 墨竹工卡县| 青冈县| 潢川县| 庆阳市| 扶风县| 东明县| 海阳市| 丁青县| 榆中县| 温泉县| 罗源县| 溧阳市| 耿马| 桂平市| 河津市| 阿克苏市| 西安市| 常德市|