新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于VerilogHDL的FIR數字濾波器設計與仿真

        基于VerilogHDL的FIR數字濾波器設計與仿真

        作者: 時間:2014-01-04 來源:網絡 收藏

        2、Verilog HDL代碼編寫風格

          HDL代碼編寫應該具有很好的易讀性和可重用性,而自頂向下的分割方法可以幫助我們達到最佳的結果。HDL代碼在達到功能的情況下要盡可能的簡潔,盡量避免使用帶有特殊庫單元的實例,因為這樣會使得整個進程變得不可靠。

          在本設計中,我們將設計劃分成一個頂級文件和三個次級文件,并且調用了QuartusII中的MegaFunction功能輔助完成整個設計。

        基于VerilogHDL的FIR數字濾波器設計與仿真

        圖3顯示FIR濾波器的頂級方塊圖

        FIR濾波器的設計范例的端口列表

        表1:FIR濾波器的設計范例的端口列表

        3、驗證仿真

          完全可綜合設計的一個優點就是同樣的HDL代碼能夠用于驗證和綜合。在使用HDL代碼之前必須要驗證設計的功能,最好且最簡單的方法就是利用驗證工具,其次是利用仿真工具作有目的的仿真。

          QuartusII內部帶有仿真器,只要通過建立正確的Vector Waveform File(向量波形文件)就可以開始仿真了。圖4所示為QuartusII內部仿真器得到的8階FIR的脈沖響應波形。

        8階FIR的脈沖響應波形


          五、結論

          利用Verilog HDL設計數字濾波器的最大優點就是可使設計更加靈活。比較硬件電路圖設計,Verilog HDL語言設計的參數可以很容易在Verilog程序中更改,通過綜合工具的簡化和綜合即可以得到電路圖,其效率要高出利用卡諾圖進行人工設計許多。而且編譯過程也非常簡單高效。優秀編碼風格能夠在綜合過程中節省芯片使用的單元,從而降低設計成本。

          參考文獻:

          [1]. 夏宇聞。數字系統設計教程,北京航空航天大學出版社,北京. 2003.

          [2]. Altera Corporation. Introduction to QuartusII. 2003

          [3]. Michael D. Ciletti. Advanced Digital Design with Verilog HDL. Prentice Hall, NJ.2005.

          [4].彭保等.基于的FPGA設計. 微計算機信息, 2004年第20卷第10期


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 津南区| 瑞安市| 交城县| 遵义县| 疏附县| 滕州市| 商洛市| 普陀区| 科尔| 香港 | 宁都县| 威海市| 武功县| 万全县| 昌乐县| 台前县| 龙口市| 会东县| 鄢陵县| 茌平县| 渑池县| 石楼县| 台东市| 西安市| 高州市| 湖州市| 吴忠市| 石门县| 五河县| 三都| 南康市| 霍城县| 六安市| 宾川县| 江西省| 商水县| 惠东县| 靖西县| 墨竹工卡县| 社旗县| 恩施市|