新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 32位定浮點數正余弦函數FPGA實現方法

        32位定浮點數正余弦函數FPGA實現方法

        作者: 時間:2017-06-05 來源:網絡 收藏

        本文首先介紹了查表算法和原理,在這兩種算法基礎上,用Verilog HDL語言對32位定點數的進行了編程設計,結合仿真綜合結果,對這兩種方法從運算精度,運算速度和占用硬件資源幾方面進行了分析.進而采用不經過浮點定點轉換,直接在改進的基礎上實現32位浮點數的FPGA設計.最后,對這三種實現方法進行了綜合評價.

        32位定浮點數FPGA實現方法.pdf

        本文引用地址:http://www.104case.com/article/201706/349005.htm


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 开封县| 汉阴县| 山西省| 卢湾区| 安溪县| 紫阳县| 霍州市| 汝阳县| 陇南市| 通渭县| 哈巴河县| 汾阳市| 焦作市| 望江县| 聂拉木县| 和顺县| 哈巴河县| 墨竹工卡县| 肥乡县| 青河县| 新田县| 枞阳县| 大丰市| 邢台市| 简阳市| 东丰县| 中卫市| 濮阳市| 青海省| 确山县| 恭城| 黑河市| 江安县| 新竹县| 常熟市| 尉氏县| 沐川县| 广州市| 佛坪县| 平谷区| 广西|