新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于VerilogHDL的FIR數字濾波器設計與仿真

        基于VerilogHDL的FIR數字濾波器設計與仿真

        作者: 時間:2014-01-04 來源:網絡 收藏

        基于MAC的8階FIR數字濾波器結構

        在該設計中有八個抽頭,各抽頭有18位輸入和濾波器系數。由于一個DSP塊可以支持4個18位輸入的分支,所以設計需要2個DSP塊。輸入數據串行加載到DSP塊中,DSP內部的移入/移出寄存器鏈用于產生延遲。濾波器系數從TriMatrix? 的ROM存儲器中加載。



        評論


        相關推薦

        技術專區(qū)

        關閉
        主站蜘蛛池模板: 连州市| 长岛县| 顺昌县| 汝阳县| 科尔| 那坡县| 商南县| 新泰市| 梧州市| 云林县| 牡丹江市| 松滋市| 漳平市| 湖州市| 福清市| 农安县| 交城县| 庆元县| 静乐县| 北辰区| 金昌市| 荔波县| 微山县| 保德县| 汶川县| 潮安县| 探索| 双柏县| 象山县| 西贡区| 诸城市| 深水埗区| 成都市| 元江| 汤原县| 宁都县| 蕲春县| 耒阳市| 潮州市| 碌曲县| 策勒县|