新聞中心

        EEPW首頁 > 業界動態 > 三星的6nm、5nm、4nm工藝都是7nm改良:3nm棄用FinFET

        三星的6nm、5nm、4nm工藝都是7nm改良:3nm棄用FinFET

        作者:萬南 時間:2019-10-22 來源:快科技 收藏

        7nm工藝的產品已經遍地開花,Intel的10nm處理器也終于在市場登陸,不過,對于晶圓巨頭們來說,制程之戰卻越發膠著。

        本文引用地址:http://www.104case.com/article/201910/406084.htm

        在日前一場技術交流活動中,重新修訂了未來節點工藝的細節。

        稱,EUV后,他們將在3nm節點首發GAA MCFET(多橋通道FET)工藝。由于FinFET的限制,預計在節點之后會被取代。

        三星的6nm、5nm、4nm工藝都是7nm改良:3nm棄用FinFET

        實際上,手中,也僅僅是7nm LPP的改良,可視為導入第二代EUV的一代。7nm LPP向后有三個迭代版本,分別是6nm LPP、 LPE和 LPE。

        相較于年初的路線圖,三星6LPP只是簡單地引入SDB,從而提供了1.18倍的密度改進。另一個改變是刪除4LPP節點,在路線圖上只留下4LPE。最后,三星將3 GAAE和3 GAAP更名為3 GAE和3 GAP。

        三星的6nm、5nm、4nm工藝都是7nm改良:3nm棄用FinFET

        關于工藝核心指標,5nm LPE雖然沿用7nm LPP的晶體管和SRAM,但性能增強了11%,UHD下的密度會接近130 MTr/mm2,終于第一次超過了Intel 10nm和臺積電7nm。

        三星的6nm、5nm、4nm工藝都是7nm改良:3nm棄用FinFET

        LPE上(2021年推出),三星可以做到137 MTr/mm2的密度,接近臺積電5nm。

        三星的6nm、5nm、4nm工藝都是7nm改良:3nm棄用FinFET




        關鍵詞: 三星 5nm 4nm

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 卢龙县| 安阳市| 迁西县| 永顺县| 进贤县| 视频| 临湘市| 台东市| 襄樊市| 德令哈市| 华安县| 孝昌县| 黔西县| 河北区| 平顺县| 泗阳县| 穆棱市| 内黄县| 茶陵县| 文登市| 常宁市| 柘荣县| 巴彦县| 黑河市| 岳普湖县| 平谷区| 正定县| 江门市| 阿荣旗| 丽江市| 临清市| 商都县| 武汉市| 阳城县| 垦利县| 昭通市| 和林格尔县| 永宁县| 秦皇岛市| 临海市| 垦利县|