新聞中心

        EEPW首頁 > EDA/PCB > 業界動態 > “摩爾定律”的延續 英特爾將開發出3D堆疊技術

        “摩爾定律”的延續 英特爾將開發出3D堆疊技術

        作者: 時間:2018-12-14 來源:鎂客網 收藏

          半個世紀前,創始人之一戈登·摩爾提出“”(Moore's Law),從這以后,芯片廠商們多遵從這一定律生產芯片。而近年來,“”被其他廠商唱衰,本該是芯片“鼻祖”的也在技術上漸漸落后于競爭對手。在此次的架構日,展示了他們的眾多下一代技術和已經做出的創新,其中就包括業界首個邏輯芯片。

        本文引用地址:http://www.104case.com/article/201812/395606.htm

          據媒體報道,12月11日,英特爾召開架構溝通會。會上,英特爾向參會者介紹了其基于10nm的PC、數據中心和網絡系統,并分享了其在處理器、架構、存儲、互連、安全和軟件等六個工程領域的技術戰略。其中,熱度最高的莫過于新開發的首個3D封裝架構“Foveros”,它可以說是英特爾面對其他從業者質疑“”的最好回應。

        英特爾將開發出3D堆疊技術

          近年來多次出現“摩爾芯片唱衰論”。用很小的體積做到高性能,是現在芯片技術的主要方向,但是又要小,又要做到性能高,廠商們若再運用“摩爾定律”制造芯片,無疑難度很大。如今制作芯片的困難主要來自于材料上,當芯片制程達到10nm時,柵氧化層的厚度變薄,會產生諸多量子效應,晶體管很容易漏電。當其他廠商接連研制出10nm、7nm制程的芯片時,一直使用“摩爾定律”的英特爾反而把本該在今年7月份就宣布發布的10nm制程工藝推遲到了明年年末。

          而此次推出的Foveros技術則是對“摩爾定律”的延續。英特爾表示,Foveros可以做到將計算電路堆疊,并快速地將它們連接到一起,從而將更多的計算電路組裝到單個芯片上,實現高性能、高密度和低功耗。

          2019年下半年,英特爾將開始使用Foveros推出一系列產品,其首款產品將結合高性能10nm計算堆疊小芯片和低功耗22FFL基礎芯片。

          英特爾芯片架構主管拉賈·科杜里(Raja Kosuri)表示,他們在這20年里,一直研究這項技術。堆疊以前曾在內存芯片中使用,但英特爾是第一家將該技術應用到所謂的“邏輯”芯片中的公司。

          “落后”的英特爾,這次要走在前面了。



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 田林县| 威信县| 获嘉县| 长汀县| 颍上县| 晋州市| 章丘市| 南部县| 大兴区| 安化县| 徐闻县| 华亭县| 泊头市| 花莲县| 桦川县| 繁峙县| 泽州县| 五台县| 清原| 鹤庆县| 重庆市| 陕西省| 哈巴河县| 志丹县| 富民县| 永登县| 鹤山市| 大连市| 盈江县| 汾阳市| 桂林市| 江城| 柘城县| 思南县| 玉山县| 巴东县| 腾冲县| 荔波县| 时尚| 开鲁县| 方山县|