新聞中心

        EEPW首頁 > EDA/PCB > 業界動態 > Arm發布Artisan?物理IP,將加速基于臺積電22nm ULP/ULL平臺的主流移動和物聯網設備SoC設計

        Arm發布Artisan?物理IP,將加速基于臺積電22nm ULP/ULL平臺的主流移動和物聯網設備SoC設計

        作者: 時間:2018-05-07 來源:電子產品世界 收藏

          宣布旗下?Artisan?物理IP將應用于基于架構的SoC設計22nm超低功耗(ULP)和超低漏電(ULL)平臺。22nmULP/ULL技術針對主流移動和物聯網設備進行了優化,與上一代28nm HPC+平臺相比,在提升基于Arm的SoC性能的同時,更顯著降低功耗和硅片面積。

        本文引用地址:http://www.104case.com/article/201805/379538.htm

          “本次發布的下一代工藝技術能夠以更低的功耗、在更小的面積上滿足更多的功能需求,”Arm物理設計事業群總經理Gus Yeung指出,“Artisan物理IP與臺積電22nmULP/ULL技術的設計和制造成本優勢相結合,將為我們雙方的合作伙伴帶來立竿見影的每毫瓦運算性能提升及硅片面積縮減兩方面優勢。”

          針對臺積電22nmULP/ULL工藝技術推出的Artisan物理IP包含了代工廠支持的內存編譯器,針對下一代邊緣計算設備的低泄漏和低功耗要求進行了優化。除此之外,這些編譯器還附有超高密度和高性能的物理IP標準單元庫,其中含有電源管理套件和厚柵氧化物元件庫,以協助優化低泄漏功耗。另外,最新的物理IP還提供了通用I/O解決方案,以確保性能、功耗和面積(PPA)的全面最優化。

          臺積電設計基礎架構市場部高級總監李碩表示:“Artisan 物理 IP使臺積電能夠加速流片(tape-out)時間,從而以更快的速度將針對主流物聯網和移動設備設計的尖端SoC推向市場。基于雙方在28nmHPC+平臺合作上的成功,臺積電和Arm不斷致力于在功耗和面積方面提供顯著的優化,進而為雙方的合作伙伴提供在更多設備上實現更優邊緣計算體驗的可能。”

          Arm物理IP是一套廣受信賴并已獲廣泛應用的解決方案,每年由Arm合作伙伴出貨的集成電路(IC)超過100億個。臺積電22nmULP/ULL工藝技術針對Arm物理IP的整合目前正在積極推進之中,致力于在2018年下半年為雙方共同的芯片合作伙伴實現流片(tape-out)。



        關鍵詞: Arm 臺積電

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 嘉善县| 河北区| 梅河口市| 祁门县| 南京市| 肥东县| 琼中| 朔州市| 阳东县| 邢台市| 广州市| 巴林右旗| 隆回县| 镇康县| 来宾市| 辉南县| 莱芜市| 高安市| 辽源市| 朔州市| 青海省| 酒泉市| 枝江市| 县级市| 盐源县| 句容市| 乌拉特中旗| 新乡市| 探索| 广宁县| 佳木斯市| 天祝| 东兴市| 东乡| 通化县| 罗定市| 眉山市| 肃南| 台东县| 永康市| 新乡市|