新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 常見問題解答:賽靈思采用首個ASIC級UltraScale可編程架構

        常見問題解答:賽靈思采用首個ASIC級UltraScale可編程架構

        作者: 時間:2016-10-18 來源:網絡 收藏
        1. 將在2013年7月10日宣布推出什么產品?
        宣布20nm兩項新的行業第一,延續28nm工藝節點上一系列業界創新優勢:
        · 宣布開始投片半導體行業首款20nm器件以及投片PLD行業首款20nm All Programmable器件。
        · 賽靈思新的20nm器件采用了行業首款架構——™架構
        2. 賽靈思提出的在28nm工藝上“領先一代”指的是什么意思?
        對于28nm工藝,賽靈思并不是簡單地將傳統FPGA移植到新的工藝節點上,而是設計出了大量FPGA創新技術并率先推出了業界首款商用All Programmable 3D IC與SoC。這代器件產品已被數百家用戶的終端應用所采用。賽靈思在突破性技術的推出與客戶推廣方面一直領先于競爭對手多年,并因此而受益。
        3. 賽靈思提出的“繼續領先一代”是指什么?
        憑借架構的推出,我們將繼續保持在28nm工藝上多年領先競爭對手的優勢。通過結合臺積電的尖端技術并與Vivado®設計套件實現協同優化,賽靈思的架構可以提供1.5倍至2倍的系統級性能和集成度。
        4. 什么是UltraScale架構?
        UltraScale架構在完全架構中應用尖端的技術,能從20nm平面FET擴展至16nm 鰭式FET甚至更先進的技術,并可從單芯片電路擴展為3D IC。UltraScale架構不僅可以解決系統總吞吐量擴展和時延方面的局限性,而且還能直接突破高級節點上的頭號系統性能瓶頸,即互連問題。
        5. 級UltraScale架構能為賽靈思FPGA、3D IC和SoC帶來哪些優勢?
        該架構在布線、類似ASIC的時鐘分布、增加CLB邏輯、控制集功能以及關鍵路徑優化方面具有明顯的優勢。這些增強功能可以滿足客戶更高性能設計在海量數據流、I/O帶寬以及實時數據包、 DSP和圖像處理等方面的要求。UltraScale架構創新技術與Vivado設計套件結合使用,將在不降低性能的前提下實現90%以上的器件利用率。
        首批Kintex®和Virtex® UltraScale器件的推出將進一步擴展賽靈思的All Programmable產品系列。
        6. UltraScale架構的目標應用是什么?
        基于UltraScale架構的FPGA將支持新一代智能系統,滿足其新的高性能架構要求,這些應用包括:
        · 帶智能包處理和流量管理功能的400G OTN
        · 帶智能波束形成功能的4X4混合模式LTE和WCDMA無線電
        · 帶智能圖像增強與識別功能的4K2K和8K顯示屏
        · 用于智能監視與偵查(ISR)的最高性能系統
        · 數據中心使用的高性能計算應用
        · 賽靈思網站Xilinx.com上列出的其它應用
        7. UltraScale器件如何對已有的賽靈思產品組合進行補充?
        7系列和Zynq-7000 All Programmable系列在系統性能、能效和成本效率方面都占據行業領先地位。對于很多應用來說,賽靈思28nm產品在未來數年內都將成為客戶的最佳解決方案。為了支持更快更智能網絡以及智能視覺和智能設備不斷增長的大趨勢, 將會涌現出一批需要海量數據流的應用,而且其所要求的性能只有通過賽靈思UltraScale架構才能實現。
        8. 與Vivado設計套件進行協同優化的好處是什么?
        在引領28nm技術的四年中,賽靈思開發出了全新一代設計環境與工具套件,即Vivado設計套件。在20nm和16nm工藝技術方面,賽靈思繼續將FPGA、SoC和3D IC與新一代Vivado設計套件實現協同優化。設計人員通過工具、器件和IP的同步構建與優化,可在挖掘芯片最大價值和性能的同時縮短設計與實現流程。
        9. UltraScale架構如何應對海量數據流挑戰?
        · 時鐘
        UltraScale架構通過解決時鐘歪斜、大量總線布局以及系統功耗管理等相基礎問題,實現極高的新一代系統速率,有效應對海量數據流挑戰。憑借UltraScale類似于ASIC的多區域時鐘功能,設計人員可以將系統級時鐘放置在最佳位置(幾乎可以是芯片上的任何位置),使系統級時鐘歪斜大幅降低達50%。
        · 布線
        UltraScale新一代互連架構與Vivado軟件工具進行了協同優化,在邏輯布線方面取得了真正的突破發。賽靈思將精力重點放在了解和滿足新一代應用對于海量數據流、多Gb智能包處理、多Tb吞吐量以及低時延方面的要求。通過分析我們得出一個結論,那就是在這些數據速率下,互連問題已成為影響系統性能的頭號瓶頸。UltraScale布線架構從根本上完全消除了布線擁塞問題。結論很簡單:只要設計合適,布局布線就沒有問題。
        · 功耗
        每代All Programmable邏輯器件系列都能顯著降低系統級功耗,UltraScale架構正是建立在這一傳統優勢之上。低功耗半導體工藝以及通過芯片與軟件技術實現的寬范圍靜態與動態電源門控,可將系統總功耗降低至賽靈思行業領先的7系列FPGA(業界最低功耗的All Programmable器件)的一半。
        10. 賽靈思的堆疊硅片互連技術(SSIT)帶給UltraScale 3D IC的附加優勢是什么?
        Virtex® UltraScale和Kintex® UltraScale系列產品中的連接功能資源數量以及第二代FPGA與3D IC架構中的芯片間帶寬都實現了階梯式增長。布線與帶寬以及最新3D IC寬存儲器優化接口容量的大幅增加,能確保新一代應用以極高的器件利用率實現目標性能。
        11. 何時推出基于UltraScale架構的FPGA?
        支持UltraScale架構FPGA的Vivado設計套件早期評估beta版已于2013年1季度向客戶發布。首批UltraScale器件將于2013年4季度推出。
        12. 16nm產品何時推出?
        隨著臺積電加快開發進度,計劃將于2013年晚些時候提供16nm FinFET測試芯片,并在2014年推出首批產品。
        13. 為什么賽靈思使用 “UltraScale”,而不是沿用8系列命名規則?
        UltraScale架構代表了PLD行業的轉折點。采用新工藝節點制造的產品將延伸賽靈思的整體產品系列。對于PLD市場,系列編號的增加過去常常代表要向下一個技術節點遷移。UltraScale架構跨越多個技術節點。基于UltraScale架構的器件與7系列器件將會并存。
        14. Artix、Kintex和Virtex產品名稱會受到怎樣的影響?
        FPGA系列的名稱將繼續在UltraScale或以后的技術中沿用。Artix®-7、Kintex-7和Virtex-7 FPGA系列的命名會保持不變。對于20nm和16nm工藝,相應的器件命名方式為Kintex UltraScale和Virtex UltraScale。


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 巫溪县| 台东县| 堆龙德庆县| 准格尔旗| 元江| 理塘县| 永和县| 肃北| 新巴尔虎右旗| 旅游| 庐江县| 阳山县| 左贡县| 乌鲁木齐市| 东阳市| 稻城县| 布拖县| 周至县| 贵州省| 达州市| 武城县| 准格尔旗| 土默特左旗| 宣武区| 玛纳斯县| 武隆县| 公主岭市| 布尔津县| 湘乡市| 涟水县| 黄平县| 万荣县| 浠水县| 左权县| 云安县| 夹江县| 托里县| 左云县| 大余县| 阳西县| 南丹县|