新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于ASIC設計的手工綜合研究

        基于ASIC設計的手工綜合研究

        作者: 時間:2009-11-20 來源:網絡 收藏

        2 時序邏輯綜合
        時序邏輯綜合的主要研究集中于同步時序電路的設計綜合。異步時序電路由于其設計和控制過程的復雜性,自動綜合十分困難。同步時序電路邏輯綜合研究的內容主要有:同步時序電路的綜合方法(即有限狀態機的綜合)、時序的優化以及時鐘系統的設計優化等。有限狀態機綜合的主要任務是根據給定的邏輯功能,選取觸發器和鎖存器等時序元件,尋求優化的時序狀態激勵函數。同步時序電路綜合的目標是獲得芯片面積優化的高性能電路結構形式,其中包括時序重構和時序邏輯優化等方面。時序優化與時鐘系統的優化通過分析時序電路的數據傳輸行為,設置合理的參數,提高系統的效率,消除時序錯誤,解決時序沖突。優化電路,得到最終的門級電路網表。
        在進行了格式判別,確定采用何種時序元件后,就可以從相應的目標庫中提取相應的元件,組織成符合最終輸出形式的網表格式。在提取元件時應當根據用戶的輸入描述取得最優化的結果,當然,這種優化問題也可以在得到最終的數據通道之后進行。對于同步/異步復位及上升/下降沿觸發的問題,在一般的目標庫中,都有各種不同類型的時序邏輯電路元件,同步/異步復位元件為其中之一。同步/異步復位觸發器的綜合與其他元件的綜合有所不同,綜合時考慮的不僅是某一條賦值語句,而是將用戶的描述作為一個整體來考慮。在提取賦值語句時,同時分析相互有關聯的語句以及這些語句的相關條件,根據上下文語義得出最終的結論。下面針對上述理論用一實例來說明:在采用上面的綜合步驟預處理和綜合實現算法后,得到輸出信號outA的賦值情況如下:
        條件X1成立時outA≤0;條件X2成立時outA≤0;條件Y1成立時outA≤1;條件Y2成立時OutA≤in1;其他條件下outA保持。
        其處理過程如下:
        (1)將所有使輸出信號為0的條件標識為A1,A2等A類(A1=X1,A2=X2);
        (2)將所有使輸出信號為1的條件標識為B1,B2等B類(B1=Y1);
        (3)將所有使輸出信號為某個輸入信號或中間信號值的條件標識為C1,C2等C類(C1=Y2);
        (4)寫出其邏輯表達式:


        (5)將目標信號的邏輯表達式進行畫簡(這里設定已為最簡式);
        (6)畫出對應的邏輯電路圖(見圖3):(其中in1_not表示為in1的非,其余類同。)

        具有數據通道的有限狀態機是描述數字系統的最常用的模型。有限狀態機分為兩個部分:數據通道部分和控制部件部分。數據通道部分包括數據的處理部件、存儲部件、傳輸部件及其互連。控制部分主要完成數據通道的時序控制,以及根據當前狀態、外部控制輸入和數據通道內部狀態產生外部控制輸出和數據通道控制信號等。邏輯綜合接受算法級行為描述,通過將其編譯轉換成為內部表示形式,然后經過操作調度和硬件資源分配等處理過程,最終產生表示數據通道的寄存器傳輸級網表,并根據調度的需要提取控制信息產生控制部件的行為描述(即有限狀態機的描述,一般為狀態轉換表/圖)。控制流綜合對行為描述的有限狀態機進行分解、化簡、分配等處理,選取時序元件,導出狀態轉換函數和控制輸出函數。
        下面以一個實例來介紹控制部分的邏輯綜合過程和方法。按照前面的步驟,分析Verilog HDL代碼,已得出該控制流部分的狀態轉換圖(見圖4),在這里只列出用符號代替的狀態轉移條件,未寫出各輸出端信號。

        這是IED驅動控制芯片核心模塊(顯示和鍵掃控制模塊)的狀態轉換圖,下面以DISPLAY狀態為目標求其狀態轉移電路圖,如圖5所示。

        (1)根據狀態轉移圖列出與DISPLAY狀態相關的狀態轉換條件:
        當A=1,DISPLAY=1 D=1時,DISPLAY=1;
        當B=1,DISPLAY=0 C=1時,DISPLAY=0
        (2)推斷出DISPLAY狀態保持的條件,設為E:E=(BDISPLAY)||(CDISPLAY)+H=BC&&DISPLAY+H=BC&&DISPLAY
        (3)化簡并得出DISPLAY的邏輯表達式:
        DISPLAY≤A+D+E

        (4)畫出其邏輯電路圖(狀態機采用獨熱碼編碼方式)。

        3 結 語
        在此歸納出一套手工邏輯綜合的方法和綜合步驟,該方法適用于中小規模和超大規模中的核心電路部分的電路綜合。同時手工綜合后的效果與自動綜合軟件相比,其電路可靠且使用的門電路規模減少,功耗降低,延時達到最小。


        上一頁 1 2 3 下一頁

        關鍵詞: ASIC

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 射阳县| 成武县| 安岳县| 吴忠市| 日照市| 三江| 博爱县| 木兰县| 萨嘎县| 五寨县| 台前县| 琼海市| 乌恰县| 通州区| 桐庐县| 延津县| 莆田市| 抚松县| 金门县| 徐水县| 甘德县| 新宾| 开阳县| 阳信县| 庆元县| 阿合奇县| 达孜县| 资溪县| 延庆县| 新余市| 和静县| 凤城市| 都江堰市| 于都县| 清原| 密云县| 五河县| 博爱县| 陆川县| 炉霍县| 苗栗市|