新聞中心

        EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的QDPSK調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)

        基于FPGA的QDPSK調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)

        作者: 時(shí)間:2011-09-20 來(lái)源:網(wǎng)絡(luò) 收藏


        2 數(shù)字的實(shí)現(xiàn)
        2.1 串/并轉(zhuǎn)換、相位選擇的實(shí)現(xiàn)
        順序輸入的二進(jìn)制信息經(jīng)過(guò)串/并變換器,變換成速率減半的雙比特序列,可采用2個(gè)D觸發(fā)器來(lái)實(shí)現(xiàn),其原理如圖2所示。其中DFFinst和DFFinst3構(gòu)成一個(gè)兩位移位寄存器,將串行輸入信號(hào)變成并行輸出信號(hào);DFFinst4和NOTinst8構(gòu)成二分頻器,實(shí)現(xiàn)速率減半;DFFinst1和DFFinst2為鎖存器,使信號(hào)同步輸。圖3為串/并變換器s-p的仿真結(jié)果,其中AB為變換后的雙比特碼元。由圖可以看出,當(dāng)輸入DataAB為01010101時(shí),在延時(shí)約80 ns后,輸出DataA為0000。DataB為1111。邏輯選相電路主要實(shí)現(xiàn)在4種不同的相位中選擇一種輸出,即四選一電路,電路結(jié)構(gòu)簡(jiǎn)單,用VHDL語(yǔ)言或組合邏輯電路均可實(shí)現(xiàn),這里不作祥細(xì)介紹。

        本文引用地址:http://www.104case.com/article/191008.htm



        關(guān)鍵詞: QDPSK FPGA 調(diào)制器

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 乡城县| 秦皇岛市| 历史| 东光县| 福鼎市| 桓台县| 乡宁县| 新和县| 安溪县| 长顺县| 定边县| 依安县| 宜章县| 海口市| 来宾市| 射洪县| 顺平县| 秀山| 屯留县| 通榆县| 阿克| 南岸区| 彭山县| 十堰市| 微山县| 兴城市| 青海省| 宜良县| 洪江市| 新宾| 林州市| 报价| 吉水县| 承德县| 洞头县| 东方市| 特克斯县| 榆树市| 全椒县| 仁怀市| 堆龙德庆县|