新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 加速FPGA系統實時調試技術

        加速FPGA系統實時調試技術

        作者: 時間:2012-10-24 來源:網絡 收藏

        設計階段

        在這一階段不僅要設計,而且要使用仿真工具開始調試。實踐證明,正確使用仿真為找到和校正設計錯誤提供了一條有效的途徑。但是,不應依賴仿真作為調試設計的唯一工具。

        在設計階段,還需要提前考慮調試和檢驗階段,規劃怎樣在線快速調試,這可以定義整體調試方法,幫助識別要求的任何測試測量工具,確定選擇的調試方法對電路板設計帶來的影響。針對可能選用的存在的高速總線,除了考慮邏輯時序的測試和驗證外,還應該充分考慮后面可能面臨的信號完整性測試和分析難題。

        調試和檢驗階段

        在調試階段,必需找到仿真沒有找到的棘手問題。怎樣以省時省力的方式完成這一工作是一個挑戰。

        在本文的第一部分,我們將考察怎樣選擇正確的FPGA調試方法及怎樣有效利用新方法的處理能力,這些新方法可以只使用少量的FPGA針腳查看許多內部FPGA信號。如果使用得當,您可以突破最棘手的FPGA調試問題。

        FPGA調試方法

        在設計階段需要作出的關鍵選擇是使用哪種FPGA調試方法。在理想情況下,您希望有一種方法,這種方法可以移植到所有FPGA設計中,能夠洞察FPGA內部運行和運行過程,為確定和分析棘手的問題提供相應的處理能力。

        基本在線FPGA調試方法有兩種:使用嵌入式邏輯分析儀以及使用外部邏輯分析儀。選擇使用哪種方法取決于項目的調試需求。

        嵌入式邏輯分析儀內核

        主要FPGA廠商針對器件的在線調試都提供了嵌入式邏輯分析儀內核,如ALTERA的SignalTap II和Xilinx的ChipScope ILA。這些知識產權模塊插入FPGA設計中,同時提供觸發功能和存儲功能。它們使用FPGA邏輯資源實現觸發電路,使用FPGA存儲模塊實現存儲功能。它們使用JTAG配置內核操作,并用來把捕獲的數據傳送到PC上進行查看。

        由于嵌入式邏輯分析儀使用內部FPGA資源,因此其通常用于大型FPGA,這些大型FPGA可以更好地消化插入內核帶來的開銷。一般來說,用戶希望內核占用的FPGA邏輯資源不超過可用資源的5%。

        與任何調試方法一樣,還要知道這種方法存在的部分矛盾。

        針腳與內部資源

        嵌入邏輯分析儀內核不使用額外的測試針腳,因為它通過現有的JTAG針腳訪問內核。這意味著即使設計受到FPGA針腳限制,您仍可以使用這種方法。矛盾在于,它使用的內部FPGA邏輯資源和存儲模塊可以用來實現設計。此外,由于使用片內內存存儲捕獲的數據,因此內存深度一般相對較淺。

        探測與運行模式

        嵌入式邏輯分析儀核心的探測非常簡單。它使用現有的JTAG針腳,因此不必擔心怎樣把外部邏輯分析儀連接到上。矛盾在于,盡管嵌入式邏輯分析儀可以查看FPGA操作,但沒有一種方式把這些信息與電路板級或級信息時間關聯起來。而把FPGA內部的信號與FPGA外部的信號關聯起來對解決最棘手的調試挑戰至關重要。在分析方法上,嵌入式邏輯分析儀只能進行狀態分析。

        成本與靈活性

        大多數FP

        GA廠商提供了嵌入式邏輯分析儀內核,而其價格要低于全功能外部邏輯分析儀。雖然用戶希望更多的功能,但嵌入式邏輯分析儀內核的功能無論從通用性,分析方式,觸發能力,還是從存儲和分析能力都弱于全功能外部邏輯分析儀,而用戶通常需要這些功能,來捕獲和分析棘手的調試挑戰。例如,嵌入式邏輯分析儀只能在狀態模式下操作,它們捕獲與FPGA設計中已有的指定時鐘同步的數據,因此不能提供精確的信號定時關系。

        外部邏輯分析儀

        由于嵌入式邏輯分析儀方法存在的部分限制,許多FPGA設計人員已經采用外部邏輯分析儀方法,來利用FPGA的靈活性和外部邏輯分析儀的處理能力,如泰克TLA系列邏輯分析儀。

        在這種方法中,感興趣的內部信號路由到FPGA沒有使用的針腳上,然后連接到邏輯分析儀上。這種方法提供了非常深的內存,適合調試那種出現故障和實際導致該故障的原因在時間上相距很遠的問題;對于需要采集大量數據進行后期分析的設計人員也非常必要。另外它還可以把內部FPGA信號與電路系統中的其它活動時間關聯起來。

        與嵌入式邏輯分析儀方法一樣,也需要考慮許多矛盾。

        針腳與內部資源

        外部邏輯分析儀方法采用非常少的邏輯資源,不使用FPGA內存資源。它釋放了這些資源,來實現所需功能。現在的矛盾在于,必需增加專用于調試的針腳數量,而很明顯,設計要使用這些針腳。

        探測與工作模式

        外部邏輯分析儀探測要比嵌入式邏輯分析儀方法要求的探測復雜一些。必需確定怎樣使用邏輯分析儀探頭探測FPGA內部信號,而不能使用電路板上已有的JTAG連接器。最簡便的方式是在電路板中增加一個測試連接器,這可以簡便地把FPGA信號與系統中的其它信號關聯起來。

        成本與靈活性

        盡管外部邏輯分析儀的購買價格確實要高于嵌入式邏輯分析儀,但使用外部邏輯分析儀可以解決更加廣泛的問題。邏輯分析儀不僅可以用于FPGA調試,還可以用來解決其它數字設計挑戰,它被公認為進行通用數字系統硬件調試的最佳工具。外部邏輯分析儀能夠實現更加靈活的采集模式和觸發功能。通過外部邏輯分析儀,可以設置最多16個不同的觸發狀態(每一個狀態含有16個條件判斷分支),每一個通道提供256M的內存,并且可以在定時分析模式下以高達125 ps的分辨率(8GS/s采樣)捕獲數據。



        關鍵詞: FPGA 系統 實時調試

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 麻城市| 曲松县| 新龙县| 屏东县| 古浪县| 石嘴山市| 内乡县| 邳州市| 利津县| 拜城县| 武邑县| 舒兰市| 义马市| 桐梓县| 柯坪县| 青神县| 黄龙县| 定边县| 宁强县| 天门市| 叙永县| 崇仁县| 陈巴尔虎旗| 焦作市| 鸡泽县| 玛纳斯县| 西昌市| 白山市| 西盟| 泰安市| 金秀| 莆田市| 临潭县| 海南省| 闵行区| 新泰市| 乐都县| 潼关县| 阿克苏市| 通榆县| 大同县|