新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 基于DDS芯片AD9833的音源發生器設計

        基于DDS芯片AD9833的音源發生器設計

        作者: 時間:2009-10-26 來源:網絡 收藏

        在2008年浙江省大學生電子設計競賽中,有一個題目是“音樂演奏器設計”,要求用12個鍵盤演奏音樂,其中有一個關于音階的技術指標要求頻率誤差小于±0.1%。本題目的關鍵在于產生一個高精度的音源。一般采用的單片機定時器中斷產生信號的方法勉強能達到這個要求。本題目有一個音階對應頻率的附表,描述了各音階對應頻率的精確值,如音階6頻率為739.99 Hz,采用51系列單片機定時器中斷方法無法達到該表數據所描述頻率精度要求。而采用技術,則能達到這一頻率精度的要求。與采用51單片機定時器產生的信號相比,通過產生的音階信號除了頻率精度高的優點外,產生的是正弦波,具有“純”音的特點,聽覺效果較好。基于上述原因,采用+MCU是實現音樂演奏器的一種較好設計方案。其技術核心為可控的音階的發生,構成一個音源發生器。本文介紹的音源發生器可用于鋼琴的校音,具有一定實用價值。
        1 音源產生原理
          Tierney J和Tader C M等人于1971年首次提出了DDS或DDFS(Direct Digital Frequency Synthesis)的概念,通常將DDS視為第三代頻率合成技術。DDS突破了以往頻率合成法的原理,從“相位”的概念出發進行頻率合成。這種方法不僅可以產生不同頻率的正弦波,而且可以控制波形的初始相位。另外,可以采用DDS方法產生任意波形(AWG)。
        DDS的基本結構如圖1所示,包括主頻、同步加法器、頻率字寄存器、ROM、D/A、LPF等。主頻產生主時鐘,同步加法器按照主時鐘進行同步加法運算。同步加法器的一個加數是存儲于頻率字寄存器中的頻率字,另一個加數是同步加法器的上次加法運算結果(和)。同步加法器的加法運算結果(和)作為ROM的地址,ROM內存儲有波形數據,ROM的數據輸出由D/A轉換成模擬量,經過LPF濾波,輸出ROM內存儲的波形。

        本文引用地址:http://www.104case.com/article/188546.htm

        基本的DDS,主頻fMCLK=1 MHz,頻率字FREQREG=1,同步加法器的位數為8,則同步加法器相當于進行0~255(0x00~0xFF)的計數過程,該過程循環重復,其循環頻率為fMCLK/256。若ROM存儲有正弦波數據,則經過D/A轉換和LPF濾波后,輸出頻率為fMCLK/256的正弦波信號;當頻率字FREQREG=2,則同步加法器相當于進行步長為2的0~255(0x00~0xFF)的累加過程,該過程的頻率為2×fMCLK/256,也就是輸出頻率為2×fMCLK/256的正弦波信號。
          由此類推,基本型DDS的輸出頻率為:
          f0=fMCLK/28×FREQREG
        對于基本型DDS,一般,主頻fMCLK通過晶體振蕩電路產生,相對固定,因此DDS的輸出頻率取決于頻率字,頻率字一般通過串行或并行接口進行設置。
        DDS芯片的輸出頻率的變化間隔(分辨率)為fMCLK/28(當同步加法器的位數是8時)。輸出頻率的穩定度主要取決于晶體振蕩的穩定度,輸出波形則取決于ROM中的波形數據,根據奈奎斯特定理,最高輸出頻率小于fMCLK/2。
        由于同步加法器結果是改變輸出波形的相位,在有關DDS芯片的資料中[1],該同步加法器通常稱為相位累加器。
        實際應用時,DDS的結構會復雜得多,同步加法器的位數遠大于8,加入相位加法器,ROM、D/A數據寬度在10位以上,主頻也會較高。因此通常采用專用芯片,也有少量采用FPGA來實現的(特別當需要實現AWG時)。
        Qualcomm公司、I公司等推出一系列DDS專用芯片。比較典型的有9850、9851、AD9852、AD9853、AD等。當前的信號發生器廣泛使用DDS專用芯片作為電路核心[1]。歷年的大學生電子競賽均有涉及DDS芯片應用的題目。
        AD是ADI公司生產的一款低功耗、可編程波形發生器,能夠產生正弦波、三角波、方波輸出,輸出頻率和相位都可通過軟件編程,調節比較方便。采用28位的頻率寄存器,當主頻時鐘為25 MHz時,頻率分辨率為0.1 Hz;主頻時鐘為1 MHz時,頻率分辨率可以達到0.004 Hz[2]。
        AD采用10個引腳的MSOP封裝形式,采用SPI接口進行控制寄存器和頻率寄存器的設置,功能簡潔,使用方便,故選用AD9833芯片作為音階頻率發生器。AD9833芯片的引腳圖如圖2所示。


        在主頻合適的條件下,通過SPI接口設置頻率寄存器和控制寄存器,即能得到理想的信號輸出。其輸出頻率為:

        2 硬件設計
        AD9833芯片有3根串行接口線,與SPI、QSPI、MI-CROWIRE和DSP接口標準兼容,在串口時鐘SCLK的作用下,數據以16位的方式加載到設備上,其時序圖如圖3所示,FSYNC引腳是使能引腳,電平觸發方式,低電平有效。進行串行數據傳輸時,FSYNC引腳必須置低。



        上一頁 1 2 下一頁

        關鍵詞: 9833 DDS AD 芯片

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 富川| 海原县| 三江| 邮箱| 左权县| 雷波县| 吕梁市| 龙川县| 通辽市| 利津县| 盈江县| 旅游| 当涂县| 云梦县| 丰都县| 三台县| 平山县| 温宿县| 临夏市| 静宁县| 尉犁县| 若尔盖县| 大理市| 普格县| 晋江市| 凤台县| 玉田县| 若尔盖县| 陆川县| 惠安县| 昭苏县| 临清市| 和硕县| 平潭县| 神木县| 高淳县| 阳朔县| 石嘴山市| 阿拉善左旗| 乌什县| 东乌|