基帶信號QPSK調制與脈沖成型濾波器ASIC實現
上圖中由于ASIC設計中定點化的需要,我們將1映射為1464即12’h5a8,而0映射為-1464即12’ha58。其ASIC設計如圖3所示。本文引用地址:http://www.104case.com/article/155927.htm
輸入信號為1bit數據流,每隔4個clk計數器產生使能信號,進行數據流與符號之間的轉換運算。如此便形成了調制后的基帶信號。數字信號無法在帶通行道中傳輸,所以還需要成型濾波器對減少信號的ISI與控制信號帶寬。即在上文中提到的g(t)。
2 成型濾波器
在帶限信道傳輸數據時,相鄰符號間會產生符號間干擾。采用合適的成型濾波器可以有效地減小符號間干擾。按3GPP協議中規定,對于QPSK調制,采用升余弦脈沖成型濾波器。RC濾波器可以有效減小符號間串擾ISI,有效地減少信息傳輸的帶寬。同時也是QPSK調制信號成形濾波器,滾降系數a=0.22,調制后信號帶寬為(1+a)/2T,其中T≈0.26042μs,計算后可得其基帶信號有效帶寬約為4.6847MHz,協議規定為5MHz。下面給出升余弦脈沖成型濾波器的頻率域函數。此函數是連續的,但是數字基帶濾波器輸出的是離散的數字信號,所以下面我們要將升余弦脈沖成型濾波器轉換為數字濾波器的形式。
在進行轉換之前,考慮到匹配濾波的情況,我們還可以進一步將該升余弦脈沖成型濾波器變換為兩個根升余弦脈沖成型濾波器。并且將其放置于發射機與接收機。根升余弦脈沖成型濾波器的形式如下:
通過軟件仿真我們可以發現其頻率幅度響應如圖6所示。
濾波器相關文章:濾波器原理
濾波器相關文章:濾波器原理
電源濾波器相關文章:電源濾波器原理
評論