新聞中心

        EEPW首頁 > 手機與無線通信 > 設計應用 > 擴頻通信系統CCSK信息調制解調算法設計

        擴頻通信系統CCSK信息調制解調算法設計

        作者: 時間:2012-05-21 來源:網絡 收藏

        摘要:采用直序具有較高的抗干擾能力,但速率會大幅下降。因此,在速率和抗干擾之間找到一個平衡點,是通信的一個重要技術問題。文中提出了一種編碼解碼枝術,該技術可以有效地提高通信的通信速率。

        本文引用地址:http://www.104case.com/article/154908.htm

        關鍵詞:擴頻通信;數字相關;BPSK;循環移位鍵控

        0 引言

        在直序擴頻系統中,Nbit擴頻碼只能代表1bit,例如發射方發送32 bit的擴頻碼,接收方經過相關解擴處理后得到的有效為1 bit,信息速率為碼速率的1/32。而通過循環移位鍵控()信息編碼,就可以用Nbit擴頻碼代表K位信息,即(N,K)編碼。在采用32 bit擴頻碼的系統中,通過編碼將原始擴頻碼循環移位產生32種不同的擴頻碼,發射方通過發送原始擴頻碼的32種不同循環碼可以代表5 bit有效數據,這樣的編碼方式可以使32bit碼流攜帶5bit信息,因此,在碼速率不變的前提下,可比采用直序擴頻數據的信息速率提高5倍,同樣,接收方通過CCSK的相關處理,可以出5 bit信息。

        1 CCSK信息

        所謂CCSK信息編碼,就是通過軟件或硬件電路計算將預發射數據向對應擴頻碼轉換。CCSK編碼可以通過數據映射表產生,也可以通過邏輯電路實時計算產生。

        通過CCSK數據映射表實現CCSK編碼,其信息轉換速率較高、處理操作較少,但需要的硬件資源較多,尤其是對于需要快速切換擴頻碼的抗干擾系統,其較大的擴頻碼集合,需要制作大量對應的CCSK碼表,因此,映射表法比較適合通過處理器(DSP)軟件計算產生。而實時計算實現CCSK編碼,其資源消耗較少,但處理操作較多。為提高其轉換速率,降低轉換時間,應通過FPGA相應邏輯電路來實現。下面以32 bit擴頻碼通信為例,詳細介紹實現兩種CCSK編碼的方法。

        1.1 CCSK數據映射表

        通過表映射實現CCSK編碼時,首先要對32 bit擴頻碼進行數據預處理,以產生32 bit原擴頻碼的32個循環移位碼。假定一個32 bit擴頻序列{a0,a1,a2,…,a29,a30,a31}通過右循環移位處理可以得到的32種不同位排列次序的數據如下:

        {a0,a1,a2,…,a29,a30,a31}循環右移0次帶表數據0

        {a31,a0,a1,a2,…,a29,a30} 循環右移1次帶表數據1

        {a30,a31,a0,a1,a2,…,a29}循環右移2次帶表數據2

        ……

        {a1,a2,…,a29,a31,a0}循環右移31次帶表數據31

        那么,實現循環移位編碼的方式如下:

        假定原信息數據為N(0≤N≤31),原擴頻碼為m(32 bitm序列),則有32 bit映射擴頻碼M為:

        M=(m>>n)0xffffffff+(m(32-n))0xffffffff

        即當原信息數據為N時,將原m序列右移N位得到的32bit數據與m序列右移32-N位得到的32bit數據相加,就可得到32bit映射擴頻碼M。將0~31的5 bit數據代入上式,就可以得到32種M序列構建的CCSK擴頻碼映射表。對于具有L(L≥0)個可選擴頻碼集合的系統,可通過上式計算產生L個由32個元素組成的碼表。當系統對原數據進行編碼時,即可通過擴頻碼號L和原數據N,在碼表中提取元素號為32×L+N的映射擴頻碼。

        在一個擴頻碼集合較大的系統中,計算產生的大量碼表需要占用較多數據存儲空間。對FPGA而言,存儲碼表所占的存儲器資源比例較大但對某些DSP則相對較小,因此,用碼表映射方法實現CCSK數據編碼的方法比較適合DSP軟件處理。

        1.2 CCSK邏輯編碼電路的實時計算

        CCSK邏輯編碼電路實時計算同碼表映射具有類似的,不同的是通過邏輯電路實時計算不必存儲大量的預處理數據,從而減少了硬件資源的消耗。其電路由兩級32 bit存儲器和多路選擇器組成,其電路原理框圖如圖1所示。該電路將32 bitm序列存儲在2個級聯的存儲器內成為一個64 bit的序列,這樣,當輸入5bit數據N時,預存的64 bit序列中的第N位到第N+31位輸出就是得到的32 bit序列M。一般情況下,根據輸入的原信息數據的不同,可以得到32種不同的M序列如下:

        {a0,a1,a2,…,a29,a30,a31}原信息數據0

        {a31,a0,a1,a2,…,a29,a30} 原信息數據1

        {a30,a31,a0,a1,a2,…,a29} 原信息數據2

        ……

        {a1,a2,…,a29,a30,a31,a0}原信息數據31

        由上述可見,32種序列同軟件計算得到的M序列完全一致。通過FPGA內部的LE單元構建圖1所示的邏輯電路比較容易,而且消耗的硬件資源也較少。

        d.JPG

        2 CCSK信息算法設計

        在數字中通信制系統中,要實現CCSK信息,首先要通過A/D采樣、正交基帶下編碼、低通濾波等數字信號處理方式對輸入中頻信號進行相位檢測,最后采用數字相關器對正交基帶碼流進行相關運算以產生I、Q兩路相關峰,再通過正交相關峰合成產生符號位為正的正交相關峰。圖2所示為正交基帶下變頻信號處理電路原理框圖。

        e.JPG

        通信相關文章:通信原理



        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 龙州县| 杭锦后旗| 汽车| 邹城市| 邓州市| 手机| 宜昌市| 保山市| 新乡县| 昌都县| 黔东| 介休市| 收藏| 榆树市| 烟台市| 邹城市| 天津市| 清徐县| 洪洞县| 克拉玛依市| 万源市| 石首市| 颍上县| 正蓝旗| 眉山市| 巢湖市| 精河县| 汕头市| 武安市| 中江县| 睢宁县| 平果县| 兴城市| 雅江县| 威宁| 桐庐县| 阳谷县| 改则县| 右玉县| 响水县| 营山县|