新聞中心

        EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Synopsys綜合和布局及布線生產(chǎn)效率提升兩倍

        Synopsys綜合和布局及布線生產(chǎn)效率提升兩倍

        作者: 時間:2010-04-08 來源:Synopsys 收藏

          日前宣布,在其Galaxy設(shè)計實(shí)現(xiàn)平臺中推出了最新的綜合工具Design Compiler 2010,它將綜合和物理層實(shí)現(xiàn)流程增速了兩倍。Design Compiler自1988年問世以來,隨著工藝技術(shù)從1.5微米到的進(jìn)步,而不斷得到調(diào)整升級。而今時序與面積布線的優(yōu)化已成為主要的挑戰(zhàn),最新版工具與時俱進(jìn),針對拓?fù)浼夹g(shù)進(jìn)行擴(kuò)展,為布局布線解決方案IC Compiler提供“物理層指引”;將時序和面積的一致性提升至5%的同時,還將IC Complier的布線速度提升了1.5倍,在四核平臺上可兩倍提升綜合運(yùn)行時間。

        本文引用地址:http://www.104case.com/article/107716.htm

           總監(jiān)Gal Hasson說, 在最近6年Design Compiler的優(yōu)化過程中,累積的速度提升已達(dá)到18倍,漏電降低已達(dá)到三分之二。在互連延遲成為主要矛盾的今天,如何盡早在設(shè)計過程中解決互連擁塞等問題,都是EDA軟件目前優(yōu)化的方向。而Design Compiler 2010正是在這一方面有了很大的突破。通過“物理層指引物理指導(dǎo)”工具,幫助工程師簡化了流程,并將IC Compiler的布局速度提升了1.5倍。Design Compiler 2010也為設(shè)計師們提供了在綜合環(huán)境內(nèi)部進(jìn)入到IC Compiler進(jìn)行布局規(guī)劃的功能。按下按鈕后,設(shè)計師們就能夠進(jìn)行布局的調(diào)整,確保他們盡早識別和修復(fù)布局問題和獲得更快速的設(shè)計收斂。



        關(guān)鍵詞: Synopsys RTL 32納米

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 阿城市| 湘西| 二连浩特市| 侯马市| 密云县| 利辛县| 奇台县| 闽清县| 同心县| 乌审旗| 边坝县| 千阳县| 屏东市| 西藏| 明溪县| 勃利县| 平湖市| 博兴县| 苍山县| 阜南县| 霍山县| 房产| 边坝县| 吉安市| 隆化县| 南宁市| 寿宁县| 富蕴县| 南靖县| 温泉县| 明光市| 彭山县| 荣成市| 广西| 宁蒗| 沅江市| 墨脱县| 诏安县| 青川县| 黑水县| 昌江|