美國加州SANTA CLARA 2008年1月3日訊 –Express Logic公司日前宣布在免版稅實時操作系統領域提供ThreadX RTOS和中間件支持Tensilica最新產品Diamond Standard 106Micro 32位微控制器IP核。ThreadX RTOS支持全線Tensilica Xtensa可配置處理器IP核以及Diamond標準系列處理器IP核產品。新添加106Micro延續
關鍵字:
Express Logic RTOS Tensilica Diamond 106Micro 嵌入式系統 嵌入式
SYNPLICITY和 LATTICE進一步加強合作,日前共同推出了面向 DSP 設計的高度優化的非專有 ESL 綜合流程技術 Synplify DSP。Synplicity 的 Synplify® DSP 軟件現可支持 LatticeECP2M 和 LatticeXP2 現場可編程門陣列 (FPGA) 器件,從而為航空航天、無線、電信及數字多媒體應用領域的 DSP 算法實施提供了功能強大的解決方案。
Lattice 公司的市場營銷副總裁 Stan Kop
關鍵字:
嵌入式系統 單片機 SYNPLICITY LATTICE DSP MCU和嵌入式微處理器
Tensilica公司日前發布,目前可支持在低成本的Avnet LX60 FPGA開發板上進行Diamond Standard處理器系列的高速硬件仿真。軟件開發工程師可利用該通用并低成本的FPGA開發板,在Xilinx Virtex-4 FPGA運行Diamond Standard處理器IP核,從而加速軟件設計、調試和程序優化。 Tensilica公司Diamond Standard軟件開發工程師的工具包(Diamond SD
關鍵字:
Diamond Tensilica 通訊 網絡 無線
美國Tensilica公司和臺灣創意電子(GUC)公司聯合發布一項廣泛的合作協議,創意電子將在TSMC的0.13微米及以下工藝上硬化Tensilica公司最新Diamond鉆石系列標準處理器內核。鉆石系列標準處理器的硬核包括低功耗32位微處理器內核和針對音頻、視頻和網絡處理的DSP內核,將作為創意電子知識產權庫的一部分投入使用。創意電子在全球擁有廣泛的客戶基礎,并已經向大中國地區、日本、韓國、北美以及歐洲地區的客戶提供了前沿的SoC設計服務。 創意電子的總裁兼COO Jim Lai表示
關鍵字:
Diamond Tensilica 創意電子 無線應用 硬核
支持20種音頻編解碼應用軟件 美國Tensilica 公司日前推出了Diamond 330HiFi音頻處理器內核。這是一款低功耗、24位音頻DSP(數字信號處理)內核,SoC(片上系統)工程師可利用其快速將高音質音頻算法加入到芯片設計中。為加速設計過程,Tensilica公司提供全套軟件編解碼算法程序,兼容所有流行的音頻標準,包括AAC LC、aacPlus v1 和v2、AMR (自適應多碼率語音編碼算法)、 杜比數字AC-3、&nb
關鍵字:
Diamond 330 HiFi Tensilica 無線應用
--與ARM11相比,性能是其兩倍,面積是其一半,功耗低一半以上 美國Tensilica 公司推出了Diamond 570T標準處理器內核,這將是ARM11內核的強大競爭對手。這是一款3發射、靜態超標量流水線可綜合的高性能處理器內核。與ARM1156T2-S相比,它的性能是其兩倍,功耗比其一半還低,面積是其一半。 Tensilica市場副總裁Steve Roddy說,“客戶在使用ARM11時,會遇到性能、功耗、面積等問題,并且還會遇到昂貴的授權費用的問題。與之相比,我們的Di
關鍵字:
Diamond 570T Tensilica 無線應用
美國Tensilica 公司日前推出了Diamond 545CK標準DSP內核,這在所有參加Berkeley Design Technology Inc. (BDTi)基準測試的可授權內核中得分是最高的。在BDTIsimMark2000的測試中,Diamond 545CK DSP內核在220MHZ下獲得了3490的高分,這比第二名CEVA-X1620快30%*. 并且,Diamond 545
關鍵字:
Diamond 545CK Tensilica 無線應用
Lattice半導體公司為高性能通訊和計算產品推出第二代零延時時鐘發生器,它可產生20個時鐘輸出,每個輸出的轉換率都可以獨立編程,提供標準輸入輸出和頻率選擇。ispClock5600A的鎖相環(PLL)及分隔器系統可從參考輸入綜合多種時鐘頻率。 該發生器基于非易失系統內E2CMOS,與該公司第一代ispClock5600器件兼容,但增加了很多新功能,各種參數性能也有了顯著改進。最大壓控振蕩器(VCO)工作頻率已經提升到800MHz。它支持33.33-、100-、133.33-和50MHz時鐘頻率。輸
關鍵字:
Lattice 可 設計 時鐘 網絡
可編程邏輯器件融合CPLD+FPGA最佳特性 Lattice(萊迪思)半導體公司近日推出了新的MachXO可編程邏輯器件系列產品,Lattice稱,這種新一代的跨越式可編程邏輯器件支持傳統上由高密度的CPLD或者低容量的FPGA所實現的應用。 據Lattice現場應用支持副總裁Jock Tomlinson介紹,MachXO邏輯器件建立在低成本的130nm嵌入式Flash處理工藝上。它能夠在單芯片中瞬時工作,這種特性對于許多CPLD應用來說是十分重要的。3.5ns的管腳至管腳的延時使得器件能夠滿足當代系統
關鍵字:
Lattice(萊迪思)半導體公司
日本Lattice科技公司和法國Dassault系統公司日前(7/8)宣布合作,將共同開發3D資料壓縮及傳輸技術和資料格式,并以成為全球業界標準為目標。Lattice是開發3維圖形相關軟體的公司,而Dassault則從事CAD相關軟體開發,在此次合作中,Dassault將利用Lattice的3D資料減肥技術“XVL”,在Dassault的各種工具之間傳輸輕量3D資料
關鍵字:
Lattice 3D
lattice diamond介紹
您好,目前還沒有人創建詞條lattice diamond!
歡迎您創建該詞條,闡述對lattice diamond的理解,并與今后在此搜索lattice diamond的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473