Lattice可簡化時鐘網絡設計 —— 作者: 時間:2005-12-29 來源: 加入技術交流群 掃碼加入和技術大咖面對面交流海量資料庫查詢 收藏 Lattice半導體公司為高性能通訊和計算產品推出第二代零延時時鐘發生器,它可產生20個時鐘輸出,每個輸出的轉換率都可以獨立編程,提供標準輸入輸出和頻率選擇。ispClock5600A的鎖相環(PLL)及分隔器系統可從參考輸入綜合多種時鐘頻率。 該發生器基于非易失系統內E2CMOS,與該公司第一代ispClock5600器件兼容,但增加了很多新功能,各種參數性能也有了顯著改進。最大壓控振蕩器(VCO)工作頻率已經提升到800MHz。它支持33.33-、100-、133.33-和50MHz時鐘頻率。輸入時鐘頻率范圍已經擴展到5MHz至400MHz,可支持8.192MHz。該器件還具有通用輸出緩存,可為DDRII和QDRII存儲器(高達400MHz)提供時鐘。
評論