新聞中心

        EEPW首頁 > 新品快遞 > Lattice可簡化時鐘網絡設計

        Lattice可簡化時鐘網絡設計

        ——
        作者: 時間:2005-12-29 來源: 收藏
         半導體公司為高性能通訊和計算產品推出第二代零延時發生器,它產生20個輸出,每個輸出的轉換率都以獨立編程,提供標準輸入輸出和頻率選擇。ispClock5600A的鎖相環(PLL)及分隔器系統從參考輸入綜合多種頻率。

          該發生器基于非易失系統內E2CMOS,與該公司第一代ispClock5600器件兼容,但增加了很多新功能,各種參數性能也有了顯著改進。最大壓控振蕩器(VCO)工作頻率已經提升到800MHz。它支持33.33-、100-、133.33-和50MHz時鐘頻率。輸入時鐘頻率范圍已經擴展到5MHz至400MHz,可支持8.192MHz。該器件還具有通用輸出緩存,可為DDRII和QDRII存儲器(高達400MHz)提供時鐘。


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 林西县| 贵溪市| 乌拉特后旗| 高陵县| 田东县| 淳安县| 循化| 河津市| 长宁县| 八宿县| 镇远县| 射洪县| 广安市| 五莲县| 伊宁市| 棋牌| 丹凤县| 洞口县| 古丈县| 闸北区| 佳木斯市| 鄂尔多斯市| 宿州市| 延安市| 济宁市| 睢宁县| 巴青县| 军事| 祁阳县| 东乡| 赤峰市| 郧西县| 潼南县| 涡阳县| 会昌县| 南康市| 奉新县| 郧西县| 勃利县| 汤原县| 馆陶县|