首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

        fsp:fpga-pcb 文章 最新資訊

        FPGA電路必須遵循的原則和技巧

        • FPGA電路必須遵循的原則和技巧-在調(diào)試FPGA電路時(shí)要遵循必須的原則和技巧,才能降低調(diào)試時(shí)間,防止誤操作損壞電路。通常情況下,能夠參考以下步驟執(zhí)行 FPGA硬件系統(tǒng)的調(diào)試。
        • 關(guān)鍵字: FPGA  

        寫verilog代碼要有硬件的概念

        • 寫verilog代碼要有硬件的概念-因?yàn)閂erilog是一種硬件描述語言,所以在寫Verilog語言時(shí),首先要有所要寫的module在硬件上如何實(shí)現(xiàn)的概念,而不是去想編譯器如何去解釋這個(gè)module
        • 關(guān)鍵字: verilog  FPGA  

        學(xué)好FPGA應(yīng)該要具備的知識(shí)

        • 學(xué)好FPGA應(yīng)該要具備的知識(shí)-閱讀本文的人群:熟悉數(shù)字電路基本知識(shí)(如加法器、計(jì)數(shù)器、RAM等),熟悉基本的同步電路設(shè)計(jì)方法,熟悉HDL語言,對FPGA的結(jié)構(gòu)有所了解,對FPGA設(shè)計(jì)流程比較了解。
        • 關(guān)鍵字: FPGA  同步電路  

        解密業(yè)界首款16nm產(chǎn)品核心技術(shù)

        • 解密業(yè)界首款16nm產(chǎn)品核心技術(shù)-以賽靈思 20nm UltraScale 系列的成功為基礎(chǔ),賽靈思現(xiàn)又推出了全新的 16nm UltraScale+ 系列 FPGA、3D IC 和 MPSoC,憑借新型存儲(chǔ)器、3D-on-3D 和多處理SoC(MPSoC)技術(shù),再次領(lǐng)先一代提供了遙遙領(lǐng)先的價(jià)值優(yōu)勢。
        • 關(guān)鍵字: 賽靈思  FPGA  16nm制程  

        FPGA實(shí)戰(zhàn)開發(fā)技巧(13)

        • FPGA實(shí)戰(zhàn)開發(fā)技巧(13)-基于IP的設(shè)計(jì)已成為目前FPGA設(shè)計(jì)的主流方法之一,本章首先給出IP的定義,然后以FFT IP核為例,介紹賽靈思IP核的應(yīng)用。
        • 關(guān)鍵字: FPGA  賽靈思  IP核  

        FPGA實(shí)戰(zhàn)開發(fā)技巧(12)

        • FPGA實(shí)戰(zhàn)開發(fā)技巧(12)-在大規(guī)模設(shè)計(jì)的調(diào)試應(yīng)該按照和設(shè)計(jì)理念相反的順序,從底層測試,主要依靠ChipScope Pro 工具。下面主要介紹ChipScope Pro、FPGA Editor 組件的使用方法。
        • 關(guān)鍵字: FPGA  Xilinx  

        FPGA實(shí)戰(zhàn)開發(fā)技巧(11)

        • FPGA實(shí)戰(zhàn)開發(fā)技巧(11)-在串行模式下,需要微處理器或微控制器等外部主機(jī)通過同步串行接口將配置數(shù)據(jù)串行寫入FPGA芯片,其模式選擇信號(hào)M[2:0]=3’b111
        • 關(guān)鍵字: FPGA  賽靈思  

        FPGA中的多時(shí)鐘域設(shè)計(jì)

        • FPGA中的多時(shí)鐘域設(shè)計(jì)-在一個(gè)SOC設(shè)計(jì)中,存在多個(gè)、獨(dú)立的時(shí)鐘,這已經(jīng)是一件很平常的事情了。大多數(shù)的SOC器件都具有很多個(gè)接口,各個(gè)接口標(biāo)準(zhǔn)都可能會(huì)使用完全不同的時(shí)鐘頻率。
        • 關(guān)鍵字: FPGA  多時(shí)鐘域  

        組合運(yùn)用多種智能I/O規(guī)劃工具能使引腳分配過程變輕松

        • 組合運(yùn)用多種智能I/O規(guī)劃工具能使引腳分配過程變輕松-對于需要在PCB板上使用大規(guī)模FPGA器件的設(shè)計(jì)人員來說,I/O引腳分配是必須面對的眾多挑戰(zhàn)之一。
        • 關(guān)鍵字: 賽靈思  FPGA  

        FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案

        • FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案-本文針對由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。
        • 關(guān)鍵字: FPGA  串行通信  

        FPGA與DSPs高速互聯(lián)的方案

        • FPGA與DSPs高速互聯(lián)的方案-DSP與FPGA高速的數(shù)據(jù)傳輸有三種常用接口方式: EMIF, HPI 和 McBSP 方式。而采用 EMIF 接口方式, 利用 FPGA ( 現(xiàn)場可編程邏輯門陣列) 設(shè)計(jì) FIFO的接口電路,即可實(shí)現(xiàn)高速互聯(lián)。
        • 關(guān)鍵字: FPGA  DSPs  

        FPGA設(shè)計(jì)中對輸入信號(hào)的處理

        • FPGA設(shè)計(jì)中對輸入信號(hào)的處理-一般來說,在全同步設(shè)計(jì)中,如果信號(hào)來自同一時(shí)鐘域,各模塊的輸入不需要寄存。只要滿足建立時(shí)間,保持時(shí)間的約束,可以保證在時(shí)鐘上升沿到來時(shí),輸入信號(hào)已經(jīng)穩(wěn)定,可以采樣得到正確的值。
        • 關(guān)鍵字: FPGA  全同步設(shè)計(jì)  

        3系列FPGA中使用LUT構(gòu)建分布式RAM(4)

        • 3系列FPGA中使用LUT構(gòu)建分布式RAM(4)-前面講了分布式RAM的方方面面,下面以RAM_16S為例,分別給出其在VHDL和Verilog HDL下面的模板代碼(在ISE Project Navigator中選擇 Edit--- Language Templates,然后選擇VHDL 或者Verilog, 最后是Synthesis Templates --- RAM,在中也有具體調(diào)用過程的描述)
        • 關(guān)鍵字: FPGA  LUT  RAM  

        3系列FPGA中使用LUT構(gòu)建分布式RAM(3)

        • 3系列FPGA中使用LUT構(gòu)建分布式RAM(3)-前面簡要介紹了Spartan-3系列FPGA中分布式RAM的基本特性。為什么不從更高級的Virtex系列入手呢?我仔細(xì)看了一下各個(gè)系列的介紹、對比,Spartan系列基本就是Virtex系列的精簡版,其基本原理是一樣的,所以從簡單的入手來融會(huì)貫通未嘗不是一個(gè)好辦法。
        • 關(guān)鍵字: FPGA  LUT  RAM  

        3系列FPGA中使用LUT構(gòu)建分布式RAM(1)

        • 3系列FPGA中使用LUT構(gòu)建分布式RAM(1)-在賽靈思Spartan-3、3E等系列的FPGA中,其邏輯單元CLB中一般含有不同數(shù)量的單端口RAM(SRAM)或者雙端口RAM(DRAM),這里的“單”或者“雙”是由我們開發(fā)人員定義的。
        • 關(guān)鍵字: FPGA  LUT  RAM  
        共8411條 81/561 |‹ « 79 80 81 82 83 84 85 86 87 88 » ›|

        fsp:fpga-pcb介紹

        您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
        歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 剑河县| 桃江县| 固始县| 自贡市| 红河县| 西乌珠穆沁旗| 镇雄县| 射洪县| 东丽区| 张家界市| 平谷区| 鄂伦春自治旗| 赤水市| 佛山市| 麦盖提县| 保康县| 靖边县| 类乌齐县| 堆龙德庆县| 天津市| 吉木萨尔县| 肥东县| 乌什县| 额敏县| 伊通| 乐至县| 福鼎市| 囊谦县| 岳阳市| 广西| 苏州市| 堆龙德庆县| 濉溪县| 朝阳区| 泰宁县| 临颍县| 灵丘县| 大安市| 鹤壁市| 临武县| 旺苍县|