首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁(yè) >> 主題列表 >> fpga-pwm

        fpga-pwm 文章 最新資訊

        賽靈思異構(gòu)3D FPGA難在哪兒

        • 不久前,All Programmable技術(shù)和器件的企業(yè)——賽靈思公司(Xilinx)正式發(fā)貨 Virtex-7 H580T FPGA—全球首款3D異構(gòu)All Programmable產(chǎn)品。 Virtex-7 HT采用賽靈思的堆疊硅片互聯(lián) (SSI)技術(shù),是提供業(yè)界帶寬最高的FPGA,可提供多達(dá)16個(gè)28 Gbps收發(fā)器和72個(gè)13.1 Gbps收發(fā)器,也是能滿足關(guān)鍵Nx100G和400G線路卡應(yīng)用功能要求的單芯片解決方案。 為此,本刊訪問(wèn)了該公司負(fù)責(zé)人,澄
        • 關(guān)鍵字: Xilinx  賽靈思  3D  FPGA  all programmable  異構(gòu)  

        一種基于ARM和FPGA的可重構(gòu)MAC協(xié)議設(shè)計(jì)

        • 一種基于ARM和FPGA的可重構(gòu)MAC協(xié)議設(shè)計(jì),摘要:為了在實(shí)際信道條件下研究Ad Hoc網(wǎng)絡(luò)MAC協(xié)議,克服商業(yè)網(wǎng)卡芯片和理論仿真等帶來(lái)的局限性,搭建了基于ARM和FPGA相結(jié)合的硬件平臺(tái),設(shè)計(jì)與實(shí)現(xiàn)了基于CSMA/CA的可重構(gòu)MAC協(xié)議,并進(jìn)行了仿真測(cè)試,驗(yàn)證了該協(xié)議設(shè)
        • 關(guān)鍵字: 協(xié)議  設(shè)計(jì)  MAC  重構(gòu)  ARM  FPGA  基于  

        用Synplify Premier加快FPGA設(shè)計(jì)時(shí)序收斂

        • 傳統(tǒng)的綜合技術(shù)越來(lái)越不能滿足當(dāng)今采用 90 納米及以下工藝節(jié)點(diǎn)實(shí)現(xiàn)的非常大且復(fù)雜的 FPGA 設(shè)計(jì)的需求了。問(wèn)題是傳統(tǒng)的 FPGA 綜合引擎是基于源自 ASIC 的方法,如底層規(guī)劃、區(qū)域內(nèi)優(yōu)化 (IPO,In-place Optimization) 以
        • 關(guān)鍵字: Synplify  Premier  FPGA  時(shí)序收斂    

        基于FPGA的IRIG-B(DC)碼解碼

        • 摘要:在分析了IRIG-B(DC)碼碼型特點(diǎn)的基礎(chǔ)上,提出了一種IRIG-B(DC)時(shí)間碼解碼的設(shè)計(jì)方法。該方法由少量外圍電路與一片現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片組成,來(lái)實(shí)現(xiàn)對(duì)IRG-B(DC)碼的解碼、1 PPS信號(hào)輸出、實(shí)時(shí)時(shí)間顯示以
        • 關(guān)鍵字: IRIG-B  FPGA  DC  解碼    

        基于FPGA和FLASH ROM的圖像信號(hào)發(fā)生器設(shè)計(jì)

        • 摘要:以XC2V1500-FPGA為硬件架構(gòu),設(shè)計(jì)了一種圖像信號(hào)發(fā)生器,作為自適應(yīng)光學(xué)系統(tǒng)波前處理機(jī)的信號(hào)源,為波前處理機(jī)的調(diào)試和算法驗(yàn)證提供支持。系統(tǒng)采用大容量的NAND型FLASH存儲(chǔ)數(shù)據(jù),存儲(chǔ)容量為1 GB。圖像數(shù)據(jù)通過(guò)
        • 關(guān)鍵字: FLASH  FPGA  ROM  圖像信號(hào)發(fā)生器    

        采用ARM的PWM模塊的超聲波檢測(cè)系統(tǒng)的設(shè)計(jì)

        • 采用ARM的PWM模塊的超聲波檢測(cè)系統(tǒng)的設(shè)計(jì),近年來(lái)以微電子學(xué)和計(jì)算機(jī)技術(shù)為基礎(chǔ)的信息技術(shù)飛速發(fā)展,超聲無(wú)損檢測(cè)儀器也得到了前所未有的發(fā)展動(dòng)力,為了提高檢測(cè)的可靠性和提高檢測(cè)效率,研制數(shù)字化、智能化、自動(dòng)化、圖像化的超聲儀是當(dāng)今無(wú)損檢測(cè)領(lǐng)域發(fā)展的
        • 關(guān)鍵字: 檢測(cè)系統(tǒng)  設(shè)計(jì)  超聲波  模塊  ARM  PWM  采用  

        單片機(jī)與FPGA實(shí)現(xiàn)等精度頻率測(cè)量和IDDS技術(shù)設(shè)計(jì)方案

        • O.引言本系統(tǒng)利用單片機(jī)和FPGA有效的結(jié)合起來(lái)共同實(shí)現(xiàn)等精度頻率測(cè)量和IDDS技術(shù),發(fā)揮各自的優(yōu)點(diǎn),使設(shè)計(jì)變得 ...
        • 關(guān)鍵字: 單片機(jī)  FPGA  頻率測(cè)量  IDDS技術(shù)  

        基于KA3525 PWM控制芯片的不對(duì)稱半橋式功率變換器方案

        • 1、引言現(xiàn)實(shí)的生活和實(shí)驗(yàn)中,常常要用到各種各樣的電源,電壓要求多樣。如何設(shè)計(jì)一個(gè)電壓穩(wěn)定,輸出電壓精度高,并且調(diào)節(jié)范圍大的電壓源,成了電子技術(shù)應(yīng)用的熱點(diǎn)。在市面上,各種電源產(chǎn)品各式各樣,有可調(diào)節(jié)的和固定
        • 關(guān)鍵字: 功率  變換器  方案  不對(duì)  芯片  KA3525  PWM  控制  基于  

        基于FPGA的運(yùn)動(dòng)估計(jì)設(shè)計(jì)

        • 摘要:利用功能強(qiáng)大的FPGA實(shí)現(xiàn)視頻圖像的一種運(yùn)動(dòng)估計(jì)設(shè)計(jì),采用的搜索方法是三步搜索法。在進(jìn)行方案設(shè)計(jì)時(shí),本文采用了技術(shù)比較成熟的VHDL語(yǔ)言進(jìn)行設(shè)計(jì),并使用Quartus II軟件進(jìn)行時(shí)序仿真。由仿真結(jié)果可知,無(wú)論是
        • 關(guān)鍵字: FPGA  運(yùn)動(dòng)估計(jì)    

        通信領(lǐng)域采用FPGA芯片嵌入式系統(tǒng)分析方案

        • 1.引言由于FPGA 良好的可編程性和優(yōu)越的性能表現(xiàn),當(dāng)前液晶拼接屏幕采用FPGA 芯片的嵌入式系統(tǒng)數(shù)量呈現(xiàn)迅速增加的趨勢(shì),特別是在需要進(jìn)行大規(guī)模運(yùn)算的通信領(lǐng)域。目前FPGA 配置數(shù)據(jù)一般使用基于SRAM 的存儲(chǔ)方式,掉電
        • 關(guān)鍵字: FPGA  通信領(lǐng)域  嵌入式  方案    

        基于FPGA的腦機(jī)接口系統(tǒng)方案

        • 腦機(jī)接口BCI(Brain Computer Interface)是一種新穎的人機(jī)接口方式。它的定義是:不依賴于腦的正常輸出通路(外周神經(jīng)系統(tǒng)及肌肉組織)的腦-機(jī)(計(jì)算機(jī)或其他裝置)通訊系統(tǒng)[1]。液晶面板走勢(shì)要實(shí)現(xiàn)腦機(jī)接口,必須有一種能
        • 關(guān)鍵字: FPGA  腦機(jī)接口  系統(tǒng)方案    

        基于FPGA的電梯控制器系統(tǒng)設(shè)計(jì)方案

        • 本文首先提出了一種基于有限狀態(tài)機(jī)的電梯控制器算法,然后根據(jù)該算法設(shè)計(jì)了一個(gè)三層電梯控制器,該電梯控制器的正確性經(jīng)過(guò)了仿真驗(yàn)證和硬件平臺(tái)的驗(yàn)證。本文的電梯控制器設(shè)計(jì),結(jié)合了深圳信息職業(yè)技術(shù)學(xué)院的實(shí)際電梯
        • 關(guān)鍵字: FPGA  電梯控制器  系統(tǒng)設(shè)計(jì)  方案    

        單片機(jī)與FPGA在信號(hào)測(cè)試中的重要作用解析方案

        • 1 引言在學(xué)習(xí)《電子線路》、《信號(hào)處理》等電子類課程時(shí),高校學(xué)生只是從理論上理解真正的信號(hào)特征。不能真正了解或觀察測(cè)試某些信號(hào)。而幅頻特性和相頻特性是信號(hào)最基本的特征.這里提出了基于單片機(jī)和FPGA的頻率特性
        • 關(guān)鍵字: FPGA  單片機(jī)  信號(hào)測(cè)試  方案    

        基于FPGA實(shí)現(xiàn)固定倍率的圖像縮放

        • 摘要:基于FPGA硬件實(shí)現(xiàn)固定倍率的圖像縮放,將2維卷積運(yùn)算分解成2次1維卷積運(yùn)算,對(duì)輸入原始圖像像素先進(jìn)行行方向的卷積,再進(jìn)行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過(guò)程設(shè)計(jì)為一個(gè)單元體的循環(huán)過(guò)程,在
        • 關(guān)鍵字: FPGA  倍率  圖像    

        基于ARM和FPGA的時(shí)間同步儀控制單元設(shè)計(jì)

        • 基于ARM和FPGA的時(shí)間同步儀控制單元設(shè)計(jì),摘要 以時(shí)間同步儀的功能為出發(fā)點(diǎn),設(shè)計(jì)了基于ARM和FPGA的控制系統(tǒng),該系統(tǒng)以ARM芯片S3C2440A為控制核心,在FPGA芯片XCS30的輔助控制下,完成了時(shí)間同步儀系統(tǒng)的人機(jī)交互、參數(shù)設(shè)定、電文處理、遠(yuǎn)程控制等功能。通
        • 關(guān)鍵字: 控制  單元  設(shè)計(jì)  同步  時(shí)間  ARM  FPGA  基于  
        共7259條 248/484 |‹ « 246 247 248 249 250 251 252 253 254 255 » ›|

        fpga-pwm介紹

        您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
        歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹(shù)莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 泊头市| 金乡县| 江门市| 肥乡县| 崇信县| 建阳市| 会理县| 渭南市| 康保县| 无极县| 四子王旗| 淄博市| 百色市| 江口县| 哈密市| 榆林市| 师宗县| 万州区| 梨树县| 河西区| 波密县| 平江县| 通州市| 黎城县| 牟定县| 建平县| 景泰县| 将乐县| 吉木萨尔县| 岳普湖县| 冷水江市| 东城区| 黄浦区| 独山县| 镶黄旗| 通化市| 饶河县| 武夷山市| 金堂县| 巴塘县| 富平县|