首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

        fpga:quartusⅡ 文章 最新資訊

        快閃FPGA實現創新FPGA設計

        • 在FPGA領域,隨著全球市場“消費化”趨勢的日益明顯,人們對于低功率、小占位面積FPGA的需求不斷增加。此外,環保節能理念日漸深入人心,也使得更多的企業開始使用低功率組件,從而降低系統的能耗。產品上市時間的縮短、效率和可靠性的提高、開發成本的降低以及對設計靈活性的高要求,使得FPGA有了愈來愈廣闊的發展空間,也變得愈加重要。
        • 關鍵字: 快閃  Actel  FPGA  

        FPGA設計工具視點

        • 作為一個負責FPGA企業市場營銷團隊工作的人,我不得不說,由于在工藝技術方面的顯著成就以及硅芯片設計領域的獨創性,FPGA正不斷實現其支持片上系統設計的承諾。隨著每一代新產品的推出,FPGA在系統中具有越來來越多的功能,可作為協處理器、DSP 引擎以及通信平臺等,在某些應用領域甚至還可用作完整的片上系統。
        • 關鍵字: 設計工具  DSP  FPGA  ASSP  

        依托FPGA開發高性能網絡安全處理平臺

        • 通過FPGA來構建一個低成本、高性能、開放架構的數據平面引擎可以為網絡安全設備提供性能提高的動力。隨著互聯網技術的飛速發展,性能成為制約網絡處理的一大瓶頸問題。FPGA作為一種高速可編程器件,為網絡安全流量處理提供了一條低成本、高性能的解決之道。
        • 關鍵字: 高性能  網絡安全  FPGA  處理平臺  

        目標設計平臺使基于FPGA的系統開發易如反

        • 賽靈思公司在正式發布新一代旗艦產品高性能Virtex-6和低成本Spartan-6 FPGA時,首次提出了“目標設計平臺”的新概念。賽靈思目標設計平臺包含五個關鍵部分:Virtex-6和Spartan-6 FPGA器件、支持和集成業界成熟設計方法的設計環境、采用業界標準FPGA多層連接器的可擴展板和套件、提供接口的IP內核和強大的參考設計。
        • 關鍵字: 目標設計平臺  系統開發  FPGA  Virtex-6  Spartan-6  

        全面剖析SOPC

        • SOPC一詞主要是源自Altera, 其涵義是因為目前CPLD/FPGA的容量愈來愈大, 性能愈來愈好, 加上價格下跌的推波助瀾之下, 以往ASIC產品才能具有的 SoC觀念, 也能移植到CPLD/FPGA上, 并且因為CPLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實現一個高復難度的系統, 而且還能快速改變系統的特性. 類似的觀念也鑒于Xilinx的Platform FPGA.
        • 關鍵字: SOPC  CPLD  FPGA  

        利用MATLAB增強MAX+PLUS II的仿真功能

        • 紹了一種利用工具軟件MATLAB強大的數學功能來增強ALTERA公司的可編程邏輯器件設計軟件MAX+PLUSII的仿真功能、提高設計品質的方法,有較強的針對性。
        • 關鍵字: matlab  仿真  FPGA  

        數字懸浮控制系統中的降噪方法及FPGA實現

        • 為抑制電磁噪聲對懸浮控制系統的影響,介紹了一種通過避開噪聲持續時間進行A/D采樣的方法,詳細討論了該方法的原理與實現。實踐表明,它能有效地防止噪聲引入控制系統,提高系統的性能
        • 關鍵字: 懸浮控制  降噪  A/D采樣  FPGA  

        基于FPGA的線陣CCD驅動時序及模擬信號處理的設計

        • 基于FPGA設計的驅動電路是可再編程的,與傳統的方法相比,其優點是集成度高、速度快、可靠性好。若要改變驅動電路的時序,增減某些功能,僅需要對器件重新編程即可,在不改變任何硬件的情況下,即可實現驅動電路的更新換代。通過對TCDl50lD輸出圖像信號特征的簡要分析,分別闡述了內、外2種除噪方法,并給出了相應的時序,再利用Quartus II 7.2軟件平臺對TCDl501D CCD驅動時序及AD9826的采樣時序進行了設計及結果仿真,使CCD的驅動變得簡單且易于處理,這是傳統邏輯電路無法比擬的,對其他CCD時
        • 關鍵字: CCD驅動時序  模擬信號處理  FPGA  

        用FPGA在數字電視系統中進行級聯編碼

        基于高速FPGA的PCB設計技術

        • 本文只談及了一些基本的概念。這里所涉及的任何一個主題都可以用整本書的篇幅來討論。關鍵是要在為PCB版圖設計投入大量時間和精力之前搞清楚目標是什么。一旦完成了版圖設計,重新設計就會耗費大量的時間和金錢,即便是對走線的寬度作略微的調整。不能依賴PCB版圖工程師做出能夠滿足實際需求的設計來。原理圖設計師要一直提供指導,作出精明的選擇,并為解決方案的成功負起責任。
        • 關鍵字: PCB  電容  SERDES  FPGA  

        用FPGA實現FIR濾波器

        • 你接到要求用FPGA實現FIR濾波器的任務時,也許會想起在學校里所學的FIR基礎知識,但是下一步該做什么呢?哪些參數是重要的?做這個設計的最佳方法是什么?還有這個設計應該怎樣在FPGA中實現?現在有大量的低成本IP核和工具來幫助你進行設計,因為FIR是用FPGA實現的最普通的功能。
        • 關鍵字: FIR濾波器  DSP  LUT  FPGA  

        克服FPGA I/O引腳分配挑戰

        • 賽靈思公司開發了一種規則驅動的方法。首先根據PCB和FPGA設計要求定義一套初始引腳布局,這樣利用與最終版本非常接近的引腳布局設計小組就可以盡可能早地開始各自的設計流程。 如果在設計流程的后期由于PCB布線或內部FPGA性能問題而需要進行調整,在采用這一方法晨這些問題通常也已經局部化了,只需要在PCB或FPGA設計中進行很小的設計修改。
        • 關鍵字: PCB  IO引腳分配  FPGA  

        多種EDA工具的FPGA協同設計

        • 在FPGA開發的各個階段,市場為我們提供了很多優秀的EDA工具。面對眼花繚亂的EDA工具,如何充分利用各種工具的特點,并規劃好各種工具的協同使用,對FPGA開發極其重要。本文將通過開發實例“帶順序選擇和奇偶檢驗的串并數據轉換接口”來介紹基于多種EDA工具——QuartusII、FPGA CompilerII、Modelsim——的FPGA協同設計。
        • 關鍵字: FPGA;EDA;協同設計  

        用最新工具解決FPGA設計中的時序問題

        •   時序問題的惱人之處在于沒有哪種方法能夠解決所有類型的問題。由于客戶對于和現場應用工程師共享源代碼通常非常敏感,因此我們通常都是通過將工具的潛力發揮到極致來幫助客戶解決其時序問題。當然好消息就是通過這種方法以及優化RTL代碼,可以解決大多數時序問題。
        • 關鍵字: 時序問題  FPGA  

        Verilog串口通訊設計

        • FPGA(Field Pmgrammable Gate Array)現場可編程門陣列在數字電路的設計中已經被廣泛使用。這種設計方式可以將以前需要多塊集成芯片的電路設計到一塊大模塊可編程邏輯器件中,大大減少了電路板的尺寸,增強了系統的可靠性和設計的靈活性。本文詳細介紹了已在實際項目中應用的基于FPGA的串口通訊設計。本設計分為硬件電路設計和軟件設計兩部分,最后用仿真驗證了程序設計的正確性。
        • 關鍵字: Verilog  串口通訊  FPGA  
        共6415條 66/428 |‹ « 64 65 66 67 68 69 70 71 72 73 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 庄浪县| 涟源市| 郑州市| 灯塔市| 昌吉市| 淮滨县| 无棣县| 宜春市| 博乐市| 宁波市| 濉溪县| 荣昌县| 高要市| 隆回县| 松滋市| 永康市| 仪征市| 固安县| 城步| 云南省| 遵义县| 陆丰市| 盐城市| 卢龙县| 化德县| 红河县| 鄂尔多斯市| 望谟县| 五大连池市| 华池县| 东乡县| 新田县| 乌鲁木齐县| 楚雄市| 平山县| 宁津县| 大埔县| 安乡县| 桐梓县| 大关县| 邛崃市|