首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

        fpga:quartusⅡ 文章 最新資訊

        基于DVI和FPGA的視頻疊加器設計

        • 摘要:利用FPGA作為主控單元,以數字視頻接口DVI為視頻接口、TI公司的TFP401和TFP410為視頻信號的編解碼芯片...
        • 關鍵字: FPGA  最小化傳輸差分信號  

        基于FPGA的外部存儲器設計

        • 摘要:為了提高雷達海量數據的處理速度,采用FPGA設計了一種高速外部存儲器,通過多次實驗,驗證了設計方法的可行性。高速外部存儲器可以有效地提高數據存儲速度,節約讀/寫時間,從而滿足信號處理的高速實時的要求
        • 關鍵字: FPGA  外部存儲器    

        基于FPGA控制VGA顯示的多通道數字示波器的設計

        • 摘要:為了實現對0~1 MHz的信號進行測量以及顯示的目的,制作了基于SOPC技術的VGA顯示數字存儲示波器。采用硬件與軟件相配合的設計方法,主要模塊有基于FPGA的最小系統模塊、信號調理電路模塊、AD采樣模塊、觸發電路
        • 關鍵字: FPGA  VGA  多通道  數字示波器    

        基于FPGA的FIR數字濾波器的優化設計

        • 摘要:提出采用正則有符號數字量(CSD)編碼技術實現FIR濾波器。首先分析了FIR數字濾波器理論及常用設計方法的不足,然后介紹了二進制數的CSD編碼技術及其特點,給出了其于CSD編碼的定點常系數FIR濾波器設計過程,使用
        • 關鍵字: FPGA  FIR  數字濾波器  優化設計    

        基于FPGA的TCP粘合設計實現

        • 基于FPGA的TCP粘合設計實現,在應用級代理的基礎上,為進一步提高數據處理的速度,提出了TCP粘合技術[1]。該技術在通信雙方建立通信之初對雙方的握手信號以及通信原語進行分析,獲取必要的信息,決定數據的流向,一旦雙方開始通信,該代理就不再
        • 關鍵字: 設計  實現  粘合  TCP  FPGA  基于  

        基于CORDIC算法和FPGA的數字頻率校正的實現

        • 本文通過對CORDIC算法的工作原理進行分析,給出了基于CORDIC算法和FPGA實現數字頻率校正的實現方案。仿真結果證明,該方法可以實現標準的正弦波和余弦波信號,可以直接作為頻偏校正單元來對數字頻率信號進行校正。
        • 關鍵字: CORDIC  FPGA  算法  數字頻率    

        基于FPGA-NIOS的多功能留言機設計

        • 摘要:隨著科技的進步,人們生活中對于聯絡的需求越來越高,而傳統基于電話的留言機在沒有手機或電話的情況下具有諸多不便。針對上述需求,設計了一款應用于家庭用戶中的多功能留言機。考慮到FPGA的諸多特點,采用可
        • 關鍵字: FPGA-NIOS  多功能  留言機    

        基于FPGA的倏逝波型光纖氣體檢測研究

        • 摘要:文章就光纖氣體傳感器的背景和發展進行了介紹,并且對倏逝波型的光纖氣體檢測原理進行了分析與研究。設計了一款基于FPGA的倏逝波型的光纖氣體檢測系統。通過模擬與實驗,提高了檢測靈敏度和響應時間,可進行多
        • 關鍵字: FPGA  倏逝波型  光纖氣體  檢測    

        賽靈思強化通信市場競爭力 欲成為FPGATOP1供應商

        •   一直以來,通信都是賽靈思整體業務的中流砥柱。今年年初,賽靈思專門成立通信事業部,并成功完成三起在光網絡領域的收購,更好地布局通信市場,他們的目標是成為華為、中興等通信廠商的FPGATOP1供應商。   2011年發生的那些兒事和即將發生的那些事兒無不顯示著賽靈思在通信市場的持續專注和深耕。
        • 關鍵字: 賽靈思  FPGA  光網絡  

        基于FPGA短波差分跳頻信號發生器的設計與實現

        • 摘要:差分跳頻(DFH)是一種新的短波跳頻技術,它主要歸結為一種G函數算法,這種G函數集跳頻圖案、信息調制與解調于一體。它的通信機理與常規跳頻完全不同,較好的解決了數據速率和跟蹤、干擾等問題,代表了當前短波通
        • 關鍵字: FPGA  短波差分  跳頻信號  發生器    

        賽靈思Spartan-6 FPGA助力最新NI CompactRIO系統

        • 全球可編程平臺領導廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )在 2011 年 NIWeek 大會期間宣布,美國國家儀器公司 (NI) 推出采用賽靈思旗艦型Spartan?-6 FPGA的業界首款多核、性能最高的 NI CompactRIO 系統和最小型化的 NI Single-Board RIO器件,進一步豐富了其可重配置 I/O (RIO) 高級控制與監控產品系列。
        • 關鍵字: 賽靈思  Spartan-6 FPGA  

        基于Verilog簡易UART的FPGA/CPLD實現

        • 基于Verilog簡易UART的FPGA/CPLD實現,目標:在xo640上實現一個簡單的Uart,能夠解析串口數據,并在寄存器中存儲,用FIFO實現數據的傳遞。那么后期可以通過開發板上的串口經CPLD訪問各種數據。比如PC=CPLD=EEPROM等等,極大方便后期的開發和調試。
        • 關鍵字: FPGA/CPLD  實現  UART  簡易  Verilog  基于  

        基于FPGA的漢明距離電路的實現

        • 摘要:FPGA既具有門陣列的高邏輯密度和高可靠性,又具有可編程邏輯器件的用戶可編程性,可以減少系統的設計和維護風險,降低產品成本,縮短設計周期。文中給出了利用FPGA設計漢明距離的計算電路,同時給出與通過有效
        • 關鍵字: FPGA  漢明距離  電路    

        基于FPGA嵌入式系統的雷達目標模擬器的設計

        • 基于FPGA嵌入式系統的雷達目標模擬器的設計,人為地對雷達進行測試時,有時只對雷達的某個和某些參數感興趣,希望在回波中表征感興趣的參數強一些,這時就應該在回波中去掉雜波和噪聲的影響,而這在實際的外場試飛過程中是不可能實現的,這也是雷達信號模擬器對
        • 關鍵字: 目標  模擬器  設計  雷達  系統  FPGA  嵌入式  基于  

        基于MCU和FPGA的LED圖文顯示屏控制系統

        •   引言  目前,市場上的中小規模LED顯示系統,一般采用傳統的單片機作為主控芯片。對LED大屏幕顯示屏來說,由于數據傳輸量大,要求掃描速度快,而單片機內部的資源較少、運行速度較慢,難于滿足系統要求。以FPGA
        • 關鍵字: 顯示屏  控制系統  圖文  LED  MCU  FPGA  基于  
        共6417條 265/428 |‹ « 263 264 265 266 267 268 269 270 271 272 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 汪清县| 贞丰县| 上虞市| 项城市| 锦屏县| 龙南县| 双柏县| 禄劝| 诸暨市| 虞城县| 岳池县| 扶余县| 新昌县| 万州区| 江津市| 咸丰县| 衡阳市| 青阳县| 三明市| 乐亭县| 宣汉县| 舞钢市| 黄浦区| 滕州市| 吉木萨尔县| 永丰县| 南郑县| 旌德县| 剑川县| 金坛市| 凯里市| 鹰潭市| 曲松县| 资讯 | 白山市| 高雄县| 于都县| 祁东县| 巴马| 行唐县| 梅河口市|