首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga ip

        fpga ip 文章 最新資訊

        了解LabVIEW FPGA和軟件設(shè)計(jì)射頻儀器的優(yōu)勢所在

        • 無線設(shè)備的數(shù)量、通信標(biāo)準(zhǔn)的多樣性,以及調(diào)制方案的復(fù)雜度,每一年都在不斷增加。而隨著每一代新技術(shù)的誕生,由于使用傳統(tǒng)技術(shù)測試無線設(shè)備,需要大量更復(fù)雜的測試設(shè)備,其成本也在不斷提高。
        • 關(guān)鍵字: NI  LabVIEW  FPGA  射頻儀器  CPU  

        統(tǒng)一通信必須要回歸本質(zhì)

        •   隨著統(tǒng)一通信的發(fā)展,我們身處的社會正處于變化之中,通信與互聯(lián)網(wǎng)等領(lǐng)域的界限也越來越模糊。互聯(lián)網(wǎng)信息時(shí)代成長起來的新生代員工的工作模式和習(xí)慣已發(fā)生巨大改變。在這場變革大潮中,統(tǒng)一通信必須要回歸本質(zhì)才能應(yīng)對。   統(tǒng)一通信需回歸本質(zhì)   面對紛繁復(fù)雜的技術(shù)變革、產(chǎn)業(yè)融合和模式創(chuàng)新,非常有必要回歸事物本質(zhì),來認(rèn)真審視企業(yè)統(tǒng)一通信與協(xié)作的核心目的是什么?企業(yè)統(tǒng)一通信與協(xié)作是讓人們無論在任何時(shí)間、任何地點(diǎn),都可以通過任何設(shè)備、任何網(wǎng)絡(luò),簡單便捷地獲得基于語音、視頻及數(shù)據(jù)的自由協(xié)作。   從另一個(gè)角度看,是
        • 關(guān)鍵字: IP  通信  

        基于FPGA的電機(jī)測速系統(tǒng)設(shè)計(jì)

        • 研究的是基于FPGA的電機(jī)測速系統(tǒng)設(shè)計(jì)。該設(shè)計(jì)以有源晶振來產(chǎn)生時(shí)基信號,利用歐姆龍光電編碼器E682-CWZ6C360P/R將轉(zhuǎn)速信號轉(zhuǎn)變?yōu)轭l率信號,采用數(shù)碼管動態(tài)顯示來顯示測量所得的數(shù)值。FPGA模塊的編寫是基于Altera公司的Quartus II軟件進(jìn)行編寫的,采用的芯片型號為EP2C5T144C8N。FPGA模塊是利用VHDL語言進(jìn)行編寫,利用Quartus II軟件自帶的仿真軟件進(jìn)行仿真,通過觀察仿真波形來驗(yàn)證模塊是否正確。本設(shè)計(jì)可以實(shí)現(xiàn)小數(shù)值的方波頻率測量和電機(jī)轉(zhuǎn)速測量。
        • 關(guān)鍵字: FPGA  電機(jī)測速  系統(tǒng)設(shè)計(jì)    

        基于FPGA的ASI/SDI碼流播放器的設(shè)計(jì)與實(shí)現(xiàn)

        • 隨著數(shù)字技術(shù)的發(fā)展,數(shù)字產(chǎn)品的普及,各種數(shù)字電視工作人員專用測試工具不斷被開發(fā)。針對碼流播放器的市場需要的目的,采用基于FPGA的系統(tǒng)架構(gòu)的方法,結(jié)合硬件及軟件設(shè)計(jì)等方面內(nèi)容,文中詳細(xì)介紹了一個(gè)包含碼流錄制、碼流播放、碼流分析等多種功能的ASI/SDI碼流播放器的設(shè)計(jì)與實(shí)現(xiàn)的過程。
        • 關(guān)鍵字: FPGA  ASI  SDI  碼流播放器    

        基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計(jì)

        • 摘要 論述了基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計(jì),板卡實(shí)現(xiàn)了查詢、中斷和DMA等多種方式讀取數(shù)據(jù),可以實(shí)時(shí)采集數(shù)據(jù)、實(shí)現(xiàn)大容量數(shù)據(jù)的緩存,還有效地解決了對數(shù)據(jù)高速采集、傳輸?shù)男枨螅O(shè)計(jì)采用FPGA實(shí)現(xiàn)數(shù)據(jù)采集控制邏輯,
        • 關(guān)鍵字: FPGA  PCI  數(shù)據(jù)采集卡    

        基于FPGA的實(shí)時(shí)視頻信號處理平臺的設(shè)計(jì)

        • 提出一種基于FPGA的實(shí)時(shí)視頻信號處理平臺的設(shè)計(jì)方法,該系統(tǒng)接收低幀率數(shù)字YCbCr視頻信號,對接收的視頻信號進(jìn)行格式和彩色空間轉(zhuǎn)換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時(shí)序控制器進(jìn)行幀率提高,最后通過VGA控制模塊對圖像信號進(jìn)行像素放大并在VGA顯示器上實(shí)時(shí)顯示。整個(gè)設(shè)計(jì)使用Verilog HDL語言實(shí)現(xiàn),采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進(jìn)行了驗(yàn)證。
        • 關(guān)鍵字: FPGA  實(shí)時(shí)視頻  信號處理平臺    

        認(rèn)清CPLD和FPGA

        • CPLD和FPGA都是我們經(jīng)常會用到的器件。有的說有配置芯片的是FPGA,沒有的是CPLD;有的說邏輯資源多的是FPGA,少的是CPLD;有的直接就不做區(qū)分,把他們都叫做FPGA。那么兩者到底有什么區(qū)別呢?下面我們就以Altera公司的CPLD和FPGA為例來說說兩者的區(qū)別。
        • 關(guān)鍵字: CPLD  FPGA  邏輯陣列  LAB單元  Altera  Xilinx  

        FPGA最小系統(tǒng)電路分析:高速SDRAM存儲器接口電路設(shè)

        • 高速SDRAM存儲器接口電路設(shè)計(jì)SDRAM可作為軟嵌入式系統(tǒng)的(NIOS II)的程序運(yùn)行空間,或者作為大量數(shù)據(jù)的緩沖區(qū)。SDRAM是通用的存儲設(shè)備,只要容量和數(shù)據(jù)位寬相同,不同公司生產(chǎn)的芯片都是兼容的。一般比較常用的SDRAM
        • 關(guān)鍵字: SDRAM  FPGA  最小系統(tǒng)  電路分析    

        FPGA最小系統(tǒng)電路分析:下載配置與調(diào)試接口電路設(shè)

        • 下載配置與調(diào)試接口電路設(shè)計(jì)FPGA是SRAM型結(jié)構(gòu),本身并不能固化程序。因此FPGA需要一片F(xiàn)lash結(jié)構(gòu)的配置芯片來存儲邏輯配置信息,用于進(jìn)行上電配置。以Altera公司的FPGA為例,配置芯片分為串行(EPCSx系列)和并行(EPCx系
        • 關(guān)鍵字: FPGA  最小系統(tǒng)  電路分析  下載    

        FPGA最小系統(tǒng)電路分析之FPGA管腳設(shè)計(jì)

        • FPGA管腳設(shè)計(jì)FPGA的管腳主要包括:用戶I/O(User I/O)、配置管腳、電源、時(shí)鐘及特殊應(yīng)用管腳等。其中有些管腳可有多種用途,所以在設(shè)計(jì)FPGA電路之前,需要認(rèn)真的閱讀相應(yīng)FPGA的芯片手冊。下面以Altera公司的Cyclone系
        • 關(guān)鍵字: FPGA  最小系統(tǒng)  電路分析  管腳    

        什么是FPGA最小系統(tǒng)?FPGA最小系統(tǒng)的概念

        • FPGA最小系統(tǒng)是可以使FPGA正常工作的最簡單的系統(tǒng)。它的外圍電路盡量最少,只包括FPGA必要的控制電路。一般所說的FPGA的最小系統(tǒng)主要包括:FPGA芯片、下載電路、外部時(shí)鐘、復(fù)位電路和電源。如果需要使用NIOS II軟嵌
        • 關(guān)鍵字: FPGA  最小系統(tǒng)  概念    

        FPGA技術(shù)的發(fā)展歷史和動向

        • 1.1 FPGA技術(shù)的發(fā)展歷史和動向1.1.1 FPGA技術(shù)的發(fā)展歷史縱觀數(shù)字集成電路的發(fā)展歷史,經(jīng)歷了從電子管、晶體管、小規(guī)模集成電路到大規(guī)模以及超大規(guī)模集成電路等不同的階段。發(fā)展到現(xiàn)在,主要有3類電子器件:存儲器、
        • 關(guān)鍵字: FPGA  發(fā)展    

        FPGA最小系統(tǒng)之:實(shí)例2 在Xilinx的FPGA開發(fā)板上運(yùn)行第一個(gè)FPGA程序

        • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
        • 關(guān)鍵字: ISE7.1i  FPGA  Xilinx  FPGA最小系統(tǒng)  

        FPGA設(shè)計(jì)經(jīng)驗(yàn)談

        • 從大學(xué)時(shí)代第一次接觸FPGA至今已有10多年的時(shí)間。至今記得當(dāng)初第一次在EDA實(shí)驗(yàn)平臺上完成數(shù)字秒表,搶答器,密碼鎖等實(shí)驗(yàn)時(shí),那個(gè)興奮勁。當(dāng)時(shí)由于沒有接觸到HDL硬件描述語言,設(shè)計(jì)都是在MAX+plus II原理圖環(huán)境下用74系列邏輯器件搭建起來的。
        • 關(guān)鍵字: FPGA  EDA  VHDL  Verilog  時(shí)鐘  IP核  

        如何學(xué)習(xí)FPGA?FPGA學(xué)習(xí)必備的基礎(chǔ)知識

        • FPGA已成為現(xiàn)今的技術(shù)熱點(diǎn)之一,無論學(xué)生還是工程師都希望跨進(jìn)FPGA的大門。網(wǎng)絡(luò)上各種開發(fā)板、培訓(xùn)班更是多如牛毛,仿佛在告訴你不懂FPGA你就OUT啦。那么我們要玩轉(zhuǎn)FPGA必須具備哪些基礎(chǔ)知識呢?下面我們慢慢道來。(一
        • 關(guān)鍵字: FPGA  基礎(chǔ)知識    
        共7144條 199/477 |‹ « 197 198 199 200 201 202 203 204 205 206 » ›|

        fpga ip介紹

        您好,目前還沒有人創(chuàng)建詞條fpga ip!
        歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 哈尔滨市| 会理县| 阳东县| 西畴县| 九龙坡区| 光泽县| 浙江省| 古蔺县| 镇雄县| 铜陵市| 福鼎市| 聂荣县| 牟定县| 枣阳市| 东平县| 乐平市| 海盐县| 阜阳市| 崇文区| 嘉黎县| 安化县| 宝应县| 温宿县| 渑池县| 沧州市| 黄石市| 离岛区| 渭源县| 平江县| 天峻县| 绍兴县| 揭西县| 葵青区| 东平县| 洞口县| 五华县| 乐业县| 广汉市| 河源市| 湖北省| 尉氏县|