新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 牛人業(yè)話 > 認(rèn)清CPLD和FPGA

        認(rèn)清CPLD和FPGA

        作者:winthony 時(shí)間:2013-08-15 來源:電子產(chǎn)品世界 收藏

          都是我們經(jīng)常會(huì)用到的器件。有的說有配置芯片的是,沒有的是;有的說邏輯資源多的是,少的是;有的直接就不做區(qū)分,把他們都叫做FPGA。那么兩者到底有什么區(qū)別呢?下面我們就以公司的CPLD和FPGA為例來說說兩者的區(qū)別。

        本文引用地址:http://www.104case.com/article/159017.htm

          首先我們看一下CPLD的芯片結(jié)構(gòu),搞清楚CPLD是由哪幾部分組成的。下圖是MAX系列CPLD的芯片結(jié)構(gòu)圖:

          從圖中可以清楚的看出來CPLD主要由三部分組成:Macro cell(宏單元),PIA(可編程連線),和IO Control Block(IO控制塊)。每個(gè)宏單元都與GCLK(全局時(shí)鐘)OE(輸出使能)GCLR(清零)等控制信號(hào)直接相連,并且延時(shí)相同。各宏單元之間也由固定長度的金屬線互連,這樣保證邏輯電路的延時(shí)固定。其中宏單元模塊是CPLD的邏輯功能實(shí)現(xiàn)單元,是器件的基本單元,我們設(shè)計(jì)的邏輯電路就是由宏單元具體實(shí)現(xiàn)的。下面我們再來看看宏單元的具體結(jié)構(gòu):

          一個(gè)宏單元主要包括了LAB Local Array(),Product-Term Select Matrix(乘積項(xiàng)選擇矩陣)和一個(gè)可編程D觸發(fā)器組成。其中的每一個(gè)交叉點(diǎn)都可以通過編程實(shí)現(xiàn)導(dǎo)通從而實(shí)現(xiàn)與邏輯,乘積項(xiàng)選擇矩陣可實(shí)現(xiàn)或邏輯。這兩部分協(xié)同工作,就可以實(shí)現(xiàn)一個(gè)完整的組合邏輯。輸出可以選擇通過D觸發(fā)器,也可以對(duì)觸發(fā)器進(jìn)行旁路。通過這個(gè)結(jié)構(gòu)可以發(fā)現(xiàn),CPLD非常適合實(shí)現(xiàn)組合邏輯,再配合后面的觸發(fā)器也能夠?qū)崿F(xiàn)一定的時(shí)序邏輯。

        fpga相關(guān)文章:fpga是什么



        上一頁 1 2 3 下一頁

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 镇江市| 芷江| 张家界市| 鄂尔多斯市| 修水县| 闽清县| 富宁县| 建德市| 昆明市| 浪卡子县| 阳原县| 鄂托克旗| 潞西市| 荔波县| 麻栗坡县| 报价| 拉孜县| 桂阳县| 中牟县| 瓦房店市| 东辽县| 同德县| 阿坝| 栾川县| 康乐县| 扶沟县| 门源| 连州市| 讷河市| 津南区| 巴东县| 丁青县| 勃利县| 喀什市| 保德县| 松江区| 东兰县| 祁连县| 石嘴山市| 石柱| 金塔县|