首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> dsp+fpga

        dsp+fpga 文章 最新資訊

        基于FPGA的34位串行編碼設計

        • 為實現某專用接口裝置的接口功能檢測,文中詳細地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設計了該類型編碼的接收、發送電路。重點分析了電路各模塊的設計思路。電路采用SOPC模塊作為中心控制器,設計簡潔、可靠。試驗表明:該設計系統運行正常、穩定。
        • 關鍵字: 串行編碼  SOPC  FPGA  

        利用FPGA和多通道光模塊組合長距離傳送高速數據

        • 目前基于銅電纜的高速串口能夠以數千兆位速率進行數據傳送,并可通過使用多個并行通道達成超過100Gbps的數據傳輸率,不過傳送的距離卻受到限制,一個可以改善傳輸距離的作法是使用光互連來取代銅電纜,Alt
        • 關鍵字: DSP  LGA  FPGA  DDM  

        基于FPGA的指紋識別系統的設計與實現

        • 為了提高指紋識別系統的實時性和處理速度,設計和實現了一種基于FPGA的嵌入式指紋識別系統。該系統采用處理器結合自定義硬件邏輯的方法,以下載到FPGA的MICOBLAZE嵌入式軟核為系統控制模塊,運用FPGA路基單元實現指紋圖像的處理。
        • 關鍵字: 指紋識別  MICOBLAZE  FPGA  

        CPLD/FPGA在數字通信系統的應用

        • 1 引言近年來,由于微電子學和計算機技術的迅速發展,給EDA技術行業帶來了巨大的變化。 HDL(hardware description language)硬件描述語言是一種描述電路行為的
        • 關鍵字: Verilog  CPLD  FPGA  HDL  漢明碼  

        基于FPGA的Canny算法的硬件加速設計

        • 由于Canny算法自身的復雜性,使得其做邊緣檢測的處理時間較長。針對這個問題,提出和實現了一種Canny算法的硬件加速功能。加速功能的設計是以FPGA為硬件基礎,并采用了流水線技術來對系統的結構改進和優化。最后通過對有加速器和無加速器的系統分別做圖像處理,并對統計時間對比分析。結果表明經過加速改進的系統相對節約了處理時間,并能實時高效地處理復雜圖像的邊緣。
        • 關鍵字: 流水線技術  圖像處理  FPGA  

        一種基于FPGA的幀同步提取方法的研究

        • 簡要地介紹了M序列碼作為同步頭的幀同步提取的原理。在研究了相關處理的基礎上,提出了采用補碼配對相減匹配濾波法實現同步提取的新方法。該方法僅利用減法器和加法器,不僅使電路設計簡單,而且使電路得到極大的優化,大大節省了FPGA內部資源。
        • 關鍵字: M序列碼  幀同步提取  FPGA  

        一種可靠的FPGA動態配置方法及實現

        • 現場可編程邏輯門陣列(FPGA)在通信系統中的應用越來越廣泛。隨著通信系統的復雜化和功能多樣化,很多系統需要在不同時刻實現不同的功能,多數場合需要FPGA能夠支持在線動態配置;在某些安全領域,需要對FPGA程序進行加密存儲、動態升級。這里根據應用趨勢提出了一種基于CPU+CPLD的可靠的FPGA動態加載方法。該方法具有靈活、安全、可靠的特點,在通信電子領域具有一定的參考價值。
        • 關鍵字: 動態配置  FPGA  CPLD  

        針對FPGA優化的高分辨率時間數字轉換陣列電路

        • 介紹一種針對FPGA優化的時間數字轉換陣列電路。利用FPGA片上鎖相環對全局時鐘進行倍頻與移相,通過時鐘狀態譯碼的方法解決了FPGA中延遲的不確定性問題,完成時間數字轉換的功能。
        • 關鍵字: 時間數字轉換  鎖相環  FPGA  

        多項式擬合在log-add算法單元中的應用及其FPGA實現

        • 綜合考慮面積和速度等因素,采用一次多項式擬合實現了簡單快速的log-add算法單元。實驗結果表明,在相同的精度要求下,其FPGA實現資源占用合理,硬件開銷好于其他次數的多項式擬合實現方案。
        • 關鍵字: log-add算法單元  多項式擬合  FPGA  

        Canny算法的改進及FPGA實現

        • 通過對傳統Canny邊緣檢測算法的分析提出了相應的改進方法。通過模板代替卷積、適當的近似變換、充分利用并行處理單元等使其能夠用FPGA實現。
        • 關鍵字: Canny邊緣檢測算法  卷積  FPGA  

        基于FPGA的三相PWM發生器

        • 介紹了基于FPGA設計的三相PWM發生器。該發生器具有靈活和可編程等優點,可應用于交流電機驅動用的三相電壓源逆變器。實驗結果驗證了本設計的有效性。
        • 關鍵字: PWM發生器  三相逆變器  FPGA  

        基于小波變換的ECG信號壓縮及其FPGA實現

        • 小波變換在ECG信號處理中的應用得到了很多研究人員的關注。本文研究了5層5/3提升小波變換及其反變換的FPGA實現,并將其應用于ECG信號的壓縮,在均方誤差可控的范圍內獲得了較大的壓縮比,并利用設計的硬核實現了信號的重建。
        • 關鍵字: ECG信號處理  小波變換  FPGA  

        基于Java平臺的FPGA嵌入式系統設計

        • 傳統的嵌入式產品只能實現某種特定的功能,不能滿足用戶可變的豐富多彩的應用需求。為解決這個問題,本文設計并實現了一種使用Java作為軟件平臺的基于FPGA的可編程嵌入式系統,以實現系統對多種本地應用和網絡的支持。
        • 關鍵字: Java平臺  JNI  FPGA  

        基于FPGA的雙振蕩電路定時器設計

        • 考慮沖擊環境下定時器會遇到的問題,并分析了單一的晶體振蕩器和諧振振蕩器都不能很好地滿足抗沖擊性和高精度兩方面要求,因此提出了一種基于FPGA設計的雙振蕩定時器。此定時器能有效地解決爆破作業中延時雷管起爆精度和抗沖擊性能之間的矛盾。更主要的是CPLD的時序比集成芯片更加容易控制。在FPGA實現,該設計的定時精度達到納秒級,很好地滿足系統性能要求。本方法具有結構簡單、成本低、可靠性高、精度高等優點。
        • 關鍵字: 定時器  納秒級  FPGA  

        獨立式多分辨率VGA/DVI壓縮存儲系統

        • 一種獨立式多分辨率VGA/DVI壓縮存儲系統,該系統支持VGA/DVI輸入,同時支持SVGA、XGA、SXGA、UXGA、1080p等任意分辨率圖像的連續壓縮和存儲。在100 MHz時鐘頻率下,系統可以對圖像SXGA和UXGA實時壓縮為(25幀/s)和(17幀/s)。實驗表明,在不同碼率下,系統的單幀圖像壓縮性能與JPEG2000標準近似,PSNR值優于JPEG標準。
        • 關鍵字: VGA/DVI壓縮存儲系統  圖像壓縮  FPGA  
        共9907條 78/661 |‹ « 76 77 78 79 80 81 82 83 84 85 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 通山县| 涿州市| 古田县| 白朗县| 宁津县| 福安市| 崇左市| 大兴区| 张家口市| 白朗县| 苗栗市| 崇信县| 新平| 鄂温| 六盘水市| 内丘县| 扎鲁特旗| 铜山县| 玛纳斯县| 玉树县| 滁州市| 张掖市| 资溪县| 泾阳县| 清流县| 资中县| 林西县| 峨眉山市| 井研县| 囊谦县| 绥中县| 平原县| 惠州市| 纳雍县| 民勤县| 大邑县| 富源县| 英德市| 青州市| 文水县| 新晃|