新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的雙振蕩電路定時器設計

        基于FPGA的雙振蕩電路定時器設計

        作者: 時間:2017-06-05 來源:網絡 收藏

        考慮沖擊環境下會遇到的問題,并分析了單一的晶體振蕩器和諧振振蕩器都不能很好地滿足抗沖擊性和高精度兩方面要求,因此提出了一種基于設計的雙振蕩。此能有效地解決爆破作業中延時雷管起爆精度和抗沖擊性能之間的矛盾。更主要的是CPLD的時序比集成芯片更加容易控制。在實現,該設計的定時精度達到,很好地滿足系統性能要求。本方法具有結構簡單、成本低、可靠性高、精度高等優點。

        基于雙振蕩電路定時器的設計.pdf

        本文引用地址:http://www.104case.com/article/201706/348948.htm


        關鍵詞: 定時器 納秒級 FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 岫岩| 北票市| 来凤县| 云浮市| 揭西县| 开鲁县| 永康市| 仁布县| 渑池县| 鹿邑县| 宁海县| 东乌| 南宁市| 新源县| 诏安县| 江安县| 沁源县| 萍乡市| 梁平县| 山阳县| 阿鲁科尔沁旗| 饶河县| 桃源县| 六枝特区| 家居| 阿荣旗| 辽宁省| 泊头市| 武夷山市| 湖北省| 光山县| 沂南县| 罗定市| 分宜县| 磐安县| 三都| 镇雄县| 休宁县| 永清县| 贞丰县| 江西省|