新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的雙振蕩電路定時器設(shè)計

        基于FPGA的雙振蕩電路定時器設(shè)計

        作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

        考慮沖擊環(huán)境下會遇到的問題,并分析了單一的晶體振蕩器和諧振振蕩器都不能很好地滿足抗沖擊性和高精度兩方面要求,因此提出了一種基于設(shè)計的雙振蕩。此能有效地解決爆破作業(yè)中延時雷管起爆精度和抗沖擊性能之間的矛盾。更主要的是CPLD的時序比集成芯片更加容易控制。在實現(xiàn),該設(shè)計的定時精度達到,很好地滿足系統(tǒng)性能要求。本方法具有結(jié)構(gòu)簡單、成本低、可靠性高、精度高等優(yōu)點。

        基于雙振蕩電路定時器的設(shè)計.pdf

        本文引用地址:http://www.104case.com/article/201706/348948.htm


        關(guān)鍵詞: 定時器 納秒級 FPGA

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 茂名市| 儋州市| 建瓯市| 达拉特旗| 枝江市| 壤塘县| 宁陕县| 万山特区| 都匀市| 永靖县| 云安县| 澎湖县| 泰州市| 监利县| 曲靖市| 洞口县| 武冈市| 瑞昌市| 巢湖市| 通榆县| 阳东县| 五大连池市| 隆子县| 大埔县| 神农架林区| 资兴市| 肇州县| 微博| 通山县| 石狮市| 时尚| 上饶县| 德化县| 洪湖市| 米林县| 丁青县| 澎湖县| 扎兰屯市| 金门县| 汝州市| 邓州市|