首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> dds+pll

        dds+pll 文章 最新資訊

        基于FPGA的PLL頻率合成器設計

        • 頻率合成技術是現代通信的重要組成部分,它是將一個高穩定度和高準確度的基準頻率經過四則運算,產生同樣穩定度和準確度的任意頻率。頻率合成器是電子系統的心臟,是影響電子系統性能的關鍵因素之一。本文結合F
        • 關鍵字: FPGA  PLL  頻率合成器    

        基于CPLD的DDS正交信號源的設計

        • 1 引言
          由于傳統的多波形函數信號發生器需采用大量分離元件才能實現,且設計復雜,這里提出一種基于CPLD的多波形函數信號發生器。它采用CPLD作為函數信號發生器的處理器,以單片機和CPLD為核心,輔以必要的模擬
        • 關鍵字: CPLD  DDS  信號源    

        基于低噪音單芯片高頻分頻器的PLL設計

        • VSAT是一種小衛星通信系統,可為邊遠地區的家庭和商業用戶提供可靠的、具有成本效應的寬帶數據和其它業務。VSAT采用一種小型天線來發送和接收衛星信號,可為所有處于衛星覆蓋區域內的用戶提供高帶寬連接,無論用
        • 關鍵字: PLL  設計  高頻  單芯片  噪音  基于  

        TLi選擇FineSim SPICE作為模擬IC設計的標準驗證工具

        •   芯片設計解決方案供應商微捷碼(Magma®)設計自動化有限公司日前宣布,消費電子產品全球供應商Technology Leaders & Innovators (TLi)公司已采用FineSim™ SPICE作為大型模擬IP設計的標準驗證工具。TLi是在對大量商用SPICE仿真產品進行徹底詳盡的評估,結果顯示具有線性多CPU功能的FineSim SPICE提供了較傳統多線程仿真器快上一個數量級的運行時間后才決定選用這款微捷碼軟件。   “我們設計著許多不同類型的
        • 關鍵字: Magma  FineSim  PLL  ADC/DAC  高速I/O  

        基于DSP和DDS技術的氣體濃度檢測系統

        • 基于DSP和DDS技術的氣體濃度檢測系統,引 言
          ADSP-BF531處理器是ADI公司Blackfin系列產品的成員,專為滿足當今嵌入式音頻、視頻和通信應用的計算要求和低功耗條件而設計的新型16位嵌入式處理器。它基于由ADI和Intel公司聯合開發的微信號架構(Micro S
        • 關鍵字: 濃度  檢測系統  氣體  技術  DSP  DDS  基于  DSP  

        一種基于DDS技術的電磁超聲激勵電源

        • 引 言
          電磁超聲是一種非接觸式的超聲檢測方法,不需要與被測對象有任何的物理接觸,不需要耦合劑,能夠應用于被測對象處于高溫、高速、粗糙表面的檢測條件下。因為不接觸的特點,所以用來激勵電磁超聲換能器的
        • 關鍵字: 激勵  電源  超聲  電磁  DDS  技術  基于  耦合  電源  

        基于DDS技術的動態偏振控制器驅動電路研究

        • 引 言
          偏振控制器是一種重要的光器件,在光纖通信和傳感領域都有著廣泛的應用。在光纖通信系統中,準確地控制光纖中的偏振態,關系著系統的穩定性和數據傳輸的誤碼率。然而在消偏型光纖陀螺中,準確測量光的偏振
        • 關鍵字: 驅動  電路  研究  控制器  動態  DDS  技術  基于  FPGA  

        完全集成的PLL發送器ATA5749及其應用

        • 概述
          ATA5749是一款集成了完整小數分頻器(fractional-N)的PLL射頻發送器IC,適用于輪胎氣壓計、遙控無鍵入口和被動式入口汽車應用。ATA5749采用幅移鍵控(ASK)和閉環頻移鍵控(FSK)調制,僅使用13.000 0 MHz晶體
        • 關鍵字: 分頻  應用  ATA5749  發送  集成  PLL  完全  

        基于Verilog HDL的DDS設計與仿真

        • 直接數字頻率合成技術(Direct Digital Synthesize,DDS)是繼直接頻率合成技術和鎖相式頻率合成技術之后的第三代頻率合成技術。它采用全數字技術,并從相位角度出發進行頻率合成。隨著微電子技術和數字集成電路的飛速
        • 關鍵字: Verilog  HDL  DDS  仿真    

        一種帶有LAN接口的DDS正弦函數發生器設計

        • 本文基于LAN接口技術和DDS技術的優點,設計了一臺函數發生器,通過本課題的研究和設計,得出了如下結論:本設計具有易組合、標準化、通用化、系統化的優點,結構簡單、構建靈活。采用直接數字合成技術和單片機技術相結合設計了正弦信號發生器,可產生高精度、高穩定度的正弦信號,適合對波形要求較高的場合使用。
        • 關鍵字: LAN  DDS  接口  發生器    

        一種基于DDS和PLL技術本振源的設計與實現

        • 現代頻率合成技術正朝著高性能、小型化的方向發展,應用最為廣泛的是直接數字式頻率合成器(DDS)和鎖相式頻率合成器(PLL)。介紹直接數字頻率合成器和鎖相環頻率合成器的基本原理,簡述用直接數字頻率合成器(AD9954)和鎖相環頻率合成器(ADF4112)所設計的本振源的實現方案,重點闡述了系統的硬件實現,包括系統原理、主要電路單元設計等,并且對系統的相位噪聲和雜散性能做了簡要分析,最后給出了系統測試結果。
        • 關鍵字: DDS  PLL    

        IDT 推出 Versacloc 計時器件新產品系列

        •   致力于豐富數字媒體體驗、提供領先的混合信號半導體解決方案供應商 IDT® 公司(Integrated Device Technology, Inc.)推出其 VersaClock™ 計時器件的最新產品系列。VersaClock III 器件是專為高性能消費、電信、網絡和數據通信應用設計的可編程時鐘發生器,可以更經濟有效地在多個晶體和振蕩器之間進行選擇。這些可編程計時解決方案對節省占板空間和保持功效非常關鍵,因其體積可能不允許全定制解決方案。多個具有各種不同需求的系統能夠整合成更少的
        • 關鍵字: IDT  VersaClock  可編程時鐘發生器  PLL  

        基于DDS技術的BPSK信號生成

        • 0 引言直接數字式頻率合成器(Direct Digitalfrequency Synthesizer,DDS)是從相位概念出發,直接合成所需波形的頻率合成技術。VHDL是IEEE的工業標準硬件描述語言,可描述硬件電路的功能、信號連接關系及定時關系,在
        • 關鍵字: BPSK  DDS  信號    

        DDS信號源的FPGA實現

        • 1 引言
          目前直接數字頻率合成DDS專用器件大多采用先進特定工藝技術,并具有高性能,多功能,且其內部數字信號抖動小.輸出信號的質量高等特點,諸如Qualcomm公司的Q2230、Q2334,Analog Device公司的AD9955、AD
        • 關鍵字: FPGA  DDS  信號源    
        共391條 21/27 |‹ « 18 19 20 21 22 23 24 25 26 27 »
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 彭水| 高陵县| 玉门市| 祁门县| 额尔古纳市| 翁牛特旗| 景德镇市| 盘锦市| 大同市| 江北区| 包头市| 宁晋县| 监利县| 满洲里市| 安多县| 南安市| 马龙县| 清水县| 报价| 朝阳县| 宁城县| 荆门市| 昌乐县| 甘南县| 柏乡县| 芮城县| 永靖县| 湄潭县| 罗定市| 茶陵县| 嘉祥县| 迁西县| 景泰县| 颍上县| 林芝县| 翁牛特旗| 安丘市| 普兰县| 达拉特旗| 平顶山市| 额尔古纳市|