- Xilinx公司基于ASMBLTM(Advanced Silicon Modular Block)架構最近推出第4代Virtex系列器件Vitex-4平臺FPGA,成為具有成本優勢的ASIC和ASSP替代解決方案。
Vitex-4平臺FPGA
Vitex-4平臺FPGA系列(Vitex-4 LX、SX、FX)提供不同的內核功能組合(見圖1)。邏輯、存儲器、并行和串行I/O、嵌入式處理器、高性能DSP、增強時鐘管理、硬IP、混合信號以及其他功能模塊的優化組合使Vitex-4系列可以完美地滿足特定
- 關鍵字:
FPGA 嵌入式
- 摘 要:本設計的目的是實現博物館藏品防盜和保護的智能化。以微處理器為核心,利用美國國家半導體的彩色圖像傳感器LM9628和溫度傳感器LM19進行環境監控,并控制報警系統和空調系統以及進行圖像處理。關鍵詞:圖像傳感器;溫度傳感器;AVR單片機;CPLD引言博物館內的藏品常常受到人為盜竊的威脅,周圍環境的變化也會對其造成破壞,因此需要極為可靠的防盜系統及完善的空調系統,本設計的目的就是實現對館藏品的智能化防盜和保護。博物館關閉時便可將此防盜保護器啟動,通過CMOS傳感器對博
- 關鍵字:
AVR單片機 CPLD 圖像傳感器 溫度傳感器
- 摘 要:本文介紹了一種基于嵌入式微控制器MSP430構建的嵌入式同步時鐘系統的設計與實現方案,在實現了網絡時鐘同步的基礎上又提供了方便易用的網絡管理接口。關鍵詞:同步時鐘;MSP430單片機;數字鎖相環;CPLD同步時鐘系統是同步設備中實現同步通信的核心,因此,要實現數字同步網的設備同步就要求同步時鐘系統一方面要能提供精確的定時同步,另一方面還要能方便實現網絡管理中心對同步時鐘的管理。本文詳細介紹了利用嵌入式微控制器MSP430單片機和數字鎖相環(DPLL)來實現嵌入式
- 關鍵字:
CPLD MSP430單片機 數字鎖相環 同步時鐘
- 摘 要:本文介紹了一種基于嵌入式微控制器MSP430構建的嵌入式同步時鐘系統的設計與實現方案,在實現了網絡時鐘同步的基礎上又提供了方便易用的網絡管理接口。關鍵詞:同步時鐘;MSP430單片機;數字鎖相環;CPLD同步時鐘系統是同步設備中實現同步通信的核心,因此,要實現數字同步網的設備同步就要求同步時鐘系統一方面要能提供精確的定時同步,另一方面還要能方便實現網絡管理中心對同步時鐘的管理。本文詳細介紹了利用嵌入式微控制器MSP430單片機和數字鎖相環(DPLL)來實現嵌入式
- 關鍵字:
CPLD MSP430單片機 數字鎖相環 同步時鐘
- 摘 要:本文提出了采用基于GPS的行駛里程數據采集和通過網絡通信控制器WebChip進行網絡化數據管理的智能里程表設計,并給出了具體設計方案。關鍵詞:車輛管理;GPS;WebChip;CPLD引言在鐵路列車車輛管理過程中,對列車每一節車廂行駛里程的統計,是對車廂進行管理和維護的一個重要依據。因此,獲取精確的行駛里程對于鐵路系統的高效、安全運營無疑是非常重要的。計算行駛里程的傳統方法:一種是靠人工估計,費時費力且不夠準確;另一種是通過計算列車車輪行駛的距離,這種方法操作復
- 關鍵字:
CPLD GPS WebChip 車輛管理
- 摘 要: 本文總結了使用LeonardoSpectrum綜合Xilinx FPGA的VHDL程序應用,以及在VHDL中使用不同類型RAM的方法。關鍵詞: LeonardoSpectrum;FPGA;VHDLLeonardoSpectrum 是Mentor Graphics公司設計的功能強大的EPLD/FPGA/ASIC綜合工具,支持大部分EPLD/FPGA廠商的產品。LeonardoSpectrum支持VHDL、Verilog、EDIF的綜合、優化和定時分析,可
- 關鍵字:
FPGA LeonardoSpectrum VHDL
- 摘 要: 本文在闡述某種近距雷達目標檢測原理和FPGA技術發展狀況的基礎上,著重討論用FPGA設計高性能的數字信號處理系統的方法,并給出一個應用實例。關鍵詞: FPGA;近距雷達;目標檢測;數字信號處理前言FPGA及其相關技術是當代微電子技術迅速發展的產物,目前已經成為開發復雜數字系統的主要方式之一。某近距雷達系統要求利用在與被探測目標的短暫交會過程中,對獲得的多普勒信號進行頻譜分析并完成動目標的識別檢測。交會的短暫性對信號處理系統的實時性提出了嚴格的要求,在
- 關鍵字:
FPGA 近距雷達 目標檢測 數字信號處理
- 摘 要: 本文采用Altera的CPLD實現了PCI總線至UTOPIA接口的邏輯轉換控制,為低成本實現ATM終端奠定了基礎。關鍵詞: CPLD ; PCI總線 ; UTOPIA2總線引言 EDA技術憑借其高速、方便等特點而被廣泛應用于通信領域。本文采用Altera的CPLD實現了PCI總線至UTOPIA接口的邏輯轉換控制,該設計再配上ATM線路成幀部件即可成為基于個人電腦的ATM終端設備,從而改善因成本較高、市場需求不足等原因
- 關鍵字:
CPLD PCI總線 UTOPIA2總線
- 概述 電子系統設計正在發生著重要的轉變。可編程邏輯器件使設計者可以開發具有千萬門以上、頻率超過300MHz以及嵌入式處理器的電路,能夠集成完整的系統。這一技術進步通過提供ASIC領域之外的全面的方法,正在引起設計過程的轉變。在迅速變化的可編程邏輯領域,EDA提供商面臨的挑戰是,如何提供與硅容量和復雜性同步的設計工具和方法。例如,ASIC領域用了15年來合并硅處理和基于可靠的功能性EDA軟件的設計方法。這種ASIC技術曾經是工業領域的驅動力和發展方向。可以說ASIC處理造就了電子工業廉價的方案,導
- 關鍵字:
FPGA
- 電子設計應用2004年第10期摘 要:GPIB接口是測試儀器中常用的接口方式。通過將接口設計分解為同步狀態機設計和寄存器讀寫電路設計,采用Verilog語言實現了滿足IEEE488.1協議的IP Core設計。將此IP Core固化到FPGA芯片中即可實現GPIB各種接口功能。關鍵詞:GPIB接口;狀態機;FPGA引言在自動測試領域中,GPIB通用接口是測試儀器常用的接口方式,具有一定的優勢。通過GPIB組建自動測試系統方便且費用低廉。而GPIB控制芯片是自動測試系統中
- 關鍵字:
FPGA GPIB接口 狀態機
- 電子設計應用2004年第10期摘 要:本文主要介紹了基于FPGA技術實現與PC串行通信的過程,給出了各個模塊的具體實現方法,分析了實現結果,驗證了串行通信的正確性。關鍵詞:串行通信;FPGA引言串行通信即串行數據傳輸,實現FPGA與PC的串行通信在實際中,特別是在FPGA的調試中有著很重要的應用。調試過程一般是先進行軟件編程仿真,然后將程序下載到芯片中驗證設計的正確性,目前還沒有更好的工具可以在下載后實時地對FPGA的工作情況和數據進行分析。通過串行通信,可以向FPGA
- 關鍵字:
FPGA 串行通信
- 電子設計應用2004年第9期摘 要:本文從系統總線設計、用戶自定義指令和FPGA協處理器的應用這三個方面詳細介紹了如何應用SoPC設計思想和SoPC Builder工具來開發電子系統。通過應用SoPC Builder開發工具,設計者可以擺脫傳統的、易于出錯的軟硬件設計細節,從而達到加快項目開發、縮短開發周期、節約開發成本的目的。關鍵詞:SoPC;SoPC Builder;FPGA引言隨著技術的進一步發展,SoC設計面臨著一些諸如如何進行軟硬件協同設計,如何縮短電子產品開
- 關鍵字:
FPGA SoPC SoPC Builder
cpld/fpga介紹
您好,目前還沒有人創建詞條cpld/fpga!
歡迎您創建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473