首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> 燦芯

        燦芯 文章 最新資訊

        中芯國際首席執行官邱慈云博士出任燦芯半導體董事長

        • 國際領先的IC設計公司及一站式服務供應商 -- 燦芯半導體(上海)有限公司(以下簡稱“燦芯半導體”)日前宣布,中芯國際集成電路制造有限公司(“中芯國際”,紐交所代號:SMI,港交所股份代號:981)首席執行官邱慈云博士出任燦芯半導體董事長。
        • 關鍵字: 燦芯  中芯國際  

        燦芯半導體攜SoC解決方案參加ICCAD盛宴

        • “中國集成電路設計業2012年會暨重慶集成電路跨越發展高峰論壇”于2012年12月06日在重慶隆重召開,本次年會以“開拓創新,發揮優勢,優化產業結構,打造電子信息產業高地”為主題。
        • 關鍵字: 燦芯  SoC  ASIC設計  

        燦芯研發出國際0.11微米和0.13微米工藝的USB 2.0 OTG PHY

        • 國際領先的ASIC設計公司及一站式服務供應商,燦芯半導體(上海)有限公司(以下簡稱“燦芯半導體”)日前宣布基于中芯國際集成電路制造有限公司(簡稱“中芯國際”,紐約證交所股票代碼:SMI,香港聯合交易所股票代碼:981)的0.11微米和0.13微米工藝平臺成功開發了USB 2.0物理層設計(PHY),該設計為采用USB 2.0的器件提供了尺寸更小、性能更好以及更經濟的解決方案。
        • 關鍵字: 燦芯  USB  

        Cadence Digital PHY Design IP被燦芯半導體所采用

        • 全球電子設計創新領先企業Cadence設計系統公司 (NASDAQ: CDNS),日前宣布與燦芯半導體共同合作,將Cadence DDR Soft DLL PHY IP應用于中芯國際集成電路制造有限公司(SMIC)生產工藝的設計體系。
        • 關鍵字: Cadence  燦芯  存儲器  

        燦芯半導體推出新一代SoC集成平臺

        •   燦芯半導體日前宣布,開始面向客戶提供能滿足快速和可靠的RTL交付的新一代SoC集成平臺“Briliante”。根據客戶定制的目標,結合架構的復雜度,燦芯半導體能在1~3天內完成RTL設計以供綜合,包括自動生成測試案例以供驗證。此外,這個通用的平臺可以杜絕手工連接所帶來的風險,能通過簡單的、參數化的配置實施編程。   “Briliante”平臺不僅能通過AMBA AHB和APB的ARM標準總線來把基于ARM CortexTM-M0, Cortex-M3
        • 關鍵字: 燦芯  SoC  

        燦芯半導體推出新一代SoC集成平臺

        • 國際領先的IC設計及一站式服務供應商 — 燦芯半導體(上海)有限公司(以下簡稱“燦芯半導體”)日前宣布,開始面向客戶提供能滿足快速和可靠的RTL交付的新一代SoC集成平臺“Briliante”。根據客戶定制的目標,結合架構的復雜度,燦芯半導體能在1~3天內完成RTL設計以供綜合,包括自動生成測試案例以供驗證。此外,這個通用的平臺可以杜絕手工連接所帶來的風險,能通過簡單的、參數化的配置實施編程。
        • 關鍵字: 燦芯  SoC  Briliante  

        中芯國際、燦芯、浙大創辦合作實驗室

        • 中芯國際集成電路制造有限公司(“中芯國際”,紐約證券交易所:SMI,香港聯合交易所:0981.HK)和國際領先的IC設計公司及一站式服務供應商 -- 燦芯半導體(上海)有限公司(以下簡稱“燦芯半導體”)及浙江大學集成電路與基礎軟件研究院日前宣布,(以下簡稱“浙大”)共同創辦IC研究合作實驗室。
        • 關鍵字: 中芯國際  燦芯  半導體  

        燦芯半導體成立美國和臺灣分公司

        • 國際領先的IC設計及一站式服務供應商—燦芯半導體(上海)有限公司(以下簡稱“燦芯半導體”)日前宣布,燦芯半導體的臺灣分公司和美國分公司已正式成立。
        • 關鍵字: 燦芯  半導體  

        中芯與燦芯40LL ARM Cortex-A9測試芯片成功流片

        •   國際領先的IC設計公司及一站式服務供應商—燦芯半導體(上海)有限公司與中芯國際集成電路制造有限公司及ARM日前聯合宣布,采用中芯國際40納米低漏電工藝的ARM® Cortex™-A9 MPCore™雙核測試芯片首次成功流片。   該測試芯片基于ARM Cortex-A9雙核處理器設計,采用了中芯國際的40納米低漏電工藝。處理器使用了一個集32K I-Cache和32K D-Cache,128 TLB entries,NEON™ 技術,以及包括調
        • 關鍵字: 燦芯  測試芯片  Cortex  
        共24條 2/2 « 1 2

        燦芯介紹

        您好,目前還沒有人創建詞條燦芯!
        歡迎您創建該詞條,闡述對燦芯的理解,并與今后在此搜索燦芯的朋友們分享。    創建詞條

        相關主題

        熱門主題

        燦芯    樹莓派    linux   
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 台中县| 延长县| 尉犁县| 朝阳县| 张掖市| 东丽区| 汝阳县| 长宁县| 柳林县| 安吉县| 齐河县| 潞西市| 岳普湖县| 沙田区| 平潭县| 朝阳县| 家居| 呈贡县| 咸宁市| 岢岚县| 陵水| 雅江县| 光山县| 游戏| 麦盖提县| 惠来县| 行唐县| 化州市| 长治县| 炉霍县| 澜沧| 大石桥市| 称多县| 鄂伦春自治旗| 张北县| 滕州市| 洛宁县| 淮滨县| 安乡县| 邵阳县| 郴州市|