新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應用 > 多路同步串口的FPGA傳輸實現(xiàn)

        多路同步串口的FPGA傳輸實現(xiàn)

        作者: 時間:2009-05-21 來源:詹必勝 吳斌方 楊光友 湖北工業(yè)大學 收藏

          結(jié)語

        本文引用地址:http://www.104case.com/article/94602.htm

          利用的實時數(shù)據(jù)處理能力與優(yōu)越的硬線邏輯設(shè)計相結(jié)合,保證了多通道數(shù)據(jù)采集系統(tǒng)的實時性和精度要求,實現(xiàn)高速數(shù)據(jù)傳輸,同時簡化系統(tǒng)硬件設(shè)計,縮小系統(tǒng)體積,具有極高的性價比。系統(tǒng)的數(shù)字部分硬件采用Verilog硬件描述語言實現(xiàn),便于修改和升級,可根據(jù)實際測試應用需求作靈活的改進。本數(shù)據(jù)采集傳輸模塊已成功實現(xiàn),并取得了良好的應用效果。

          參考文獻:

          [1]吳繼華,王誠. Altera /CPLD設(shè)計(基礎(chǔ)篇)[M]. 人民郵電出版社 2005:64-65

          [2]www.altera.com

          [3]A-2126x SHARC Peripherals Manual. 2004

          [4]夏宇聞.Verilog數(shù)字系統(tǒng)設(shè)計[M].北京:北京航空航天出版社,2003

          [5]CLIVE “Max” MAXFIELD. 設(shè)計指南器件、工具和流程[M]. 人民郵電出版社. 2007


        上一頁 1 2 3 4 5 6 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 麟游县| 海淀区| 儋州市| 财经| 三亚市| 邢台市| 沁阳市| 利川市| 延川县| 福贡县| 仁怀市| 大庆市| 兰溪市| 梧州市| 涟源市| 隆昌县| 石城县| 永春县| 双江| 鲁甸县| 樟树市| 五河县| 张家川| 洪湖市| 白城市| 台南县| 什邡市| 寻甸| 临澧县| 镇江市| 从江县| 金湖县| 贵港市| 道真| 梨树县| 博爱县| 沙坪坝区| 新源县| 麦盖提县| 花莲市| 拜泉县|