新聞中心

        EEPW首頁 > 手機與無線通信 > 業界動態 > 英特爾披露80個內核處理器 開啟"太拉時代"

        英特爾披露80個內核處理器 開啟"太拉時代"

        ——
        作者: 時間:2007-02-15 來源: 收藏
          繼2006年完成從標準處理器向雙內核和四內核處理器設計的發展之后,研究人員制作了一種80個內核的處理器。這種處理器在耗電量比普通臺式電腦還少的情況下可提供1 Teraflop(每秒1萬億次浮點運算)以上的浮點運算性能。 

          據pcworld.com網站報道,官員在去年9月召開的貿易展會上首次介紹了這種處理器。這種處理器在一個275平方毫米、指甲蓋大小的芯片上配置了80個處理器內核,耗電量只有62瓦,低于目前許多臺式電腦的耗電量。 

          TB級研究計劃經理Jerry Bautista說,英特爾目前還沒有把這種“太拉浮點研究芯片”推向市場的計劃。但是,英特爾將使用這種芯片測試新的技術,如高帶寬連接、能源管理技術以及制作多內核芯片的設計等。他在上周五(2月9日)在舊金山召開的ISSCC(集成固體電路會議)貿易展會上展示這項技術的細節之前在與新聞記者朝開的電話會議上談了這件事情。英特爾以前也討論過“”(Era of Tera)。 

          英特爾工程師還將使用這種芯片探索新型的太拉級計算。用戶將來可能在臺式電腦上處理許多TB的數據,進行實時語音識別、多媒體數  
        據挖掘、圖片逼真的游戲和人工智能等工作。 

          英特爾的這種80個內核的芯片的運行速度為3.16GHz,計算性能為1.01 Teraflop,工作效率為每瓦16 gigaflop(1 gigaflop等于每秒10億次浮點運算)。但是,在更高的速度上,這種芯片的效率將降低。在5.1GHz時的性能為1.63 teraflop,在5.7GHz時的性能為1.81 teraflop。 

          這種處理器能夠通過讓閑置的內核處于休眠狀態來節省電源,并且在需要的時候立即打開這些內核。每一個模塊在內核旁邊都有自己的路由器,創建一個“芯片上的”。 

          為了改善這種芯片的設計,英特爾研究人員計劃在芯片下面增加一層“3D堆棧內存”,以減少向內核提供數據所需要的時間和耗電量。下一步,英特爾將制造一種“mega-chip”芯片,用普通內核替代用于當前設計的浮點單元。




        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 色达县| 故城县| 梨树县| 康平县| 凌源市| 简阳市| 鹰潭市| 白玉县| 普兰县| 临沧市| 历史| 清徐县| 乌审旗| 连城县| 太湖县| 德化县| 金坛市| 准格尔旗| 扬州市| 呼图壁县| 金塔县| 开平市| 玉山县| 陈巴尔虎旗| 合水县| 兴国县| 赣榆县| 清远市| 罗城| 平顶山市| 方正县| 大邑县| 五峰| 奉化市| 伊通| 泽州县| 济宁市| 咸宁市| 平果县| 小金县| 博白县|