新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > AEMB軟核處理器的SoC系統驗證平臺的構建

        AEMB軟核處理器的SoC系統驗證平臺的構建

        作者: 時間:2010-05-25 來源:網絡 收藏

          3.5 地址空間的分配

          根據DE2-70開發板上各器件的特點與微處理器的中斷例外向量表及wb_conmax的邏輯實現,系統地址空間分配結果為:

        AEMB軟核處理器的SoC系統驗證平臺的構建

          4 系統的綜合實現

          針對DE2-70開發板在進行系統的綜合時選用CycloneII系列器件EP2C70F896C6。系統時鐘頻率預設為50 MHz,不加額外約束條件下進行綜合,綜合后的邏輯資源占用報告如圖3所示。

        SOC系統FPGA綜合后邏輯資源使用情況

          圖3 SOC系統綜合后邏輯資源使用情況

          通過時序分析報告可知,該系統在滿足時序的前提下,系統實際運行頻率可達到65.31 MHz。

          5 SoC軟件支持

          考慮到SoC驗證平臺所包含的硬件部件與該平臺的具體應用,系統軟件主要構成如圖4所示。Mini Bootloader負責應用程序從Flash器件向程序運行空間的加載。在DE2-70開發板上,借助于NiosII開發工具與開發板自帶的基于NiosII的SOPC硬件系統,燒寫Flash很方便。系統啟動時可以從Flash開始啟動,完成應用程序的拷貝后再跳轉到主程序運行的存儲器空間。在本系統中,為了使編程更加方便,將拷貝程序放在片上RAM中存儲。系統從片上RAM開始啟動,完成應用程從Flash到SDRAM的拷貝之后,跳轉到SDRAM開始執行應用程序。

        AEMB軟核處理器的SoC系統驗證平臺的構建

          圖4 SoC系統軟件支持

          微處理器在指令上與MicroBlaze達到99%的兼容,而后者的應用程序及操作系統的開發已經有非常成熟的范例。操作系統的移植主要是完成對硬件地址空間的修改與操作系統一些底層初始化代碼的編寫。最終在該SoC上完成了μC/OS-II的移植工作。

          結 語

          本文基于32位微處理器設計了一款SoC,給出了SoC系統經過FPGA綜合后的邏輯資源占用情況,以及系統能夠運行的最高時鐘頻率。該平臺已在臺灣友晶公司的DE2-70開發板上完成了FPGA驗證。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 和龙市| 成安县| 彩票| 五原县| 横峰县| 乐陵市| 周至县| 容城县| 连山| 西藏| 潞西市| 双峰县| 阿瓦提县| 西贡区| 繁峙县| 家居| 英吉沙县| 错那县| 永丰县| 饶阳县| 镇巴县| 桃江县| 内丘县| 富阳市| 故城县| 平舆县| 高碑店市| 来宾市| 英超| 芜湖市| 开阳县| 尚志市| 洛阳市| 内江市| 东宁县| 茌平县| 淮滨县| 阳新县| 株洲县| 郴州市| 安福县|