新聞中心

        EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 3D集成電路如何實現(xiàn)

        3D集成電路如何實現(xiàn)

        作者: 時間:2013-09-22 來源:網(wǎng)絡(luò) 收藏

        早期IEEE院士Saraswat、Rief和Meindl預(yù)測,“芯片互連恐怕會使半導(dǎo)體工業(yè)的歷史發(fā)展減速或者止步……”,首次提出應(yīng)該探索電路的集成技術(shù)。

          2007年9月,半導(dǎo)體工業(yè)協(xié)會(SIA)宣稱:“在未來大約10-15年內(nèi),縮小晶體管尺寸的能力將受到物理極限的限制”,因此集成的需求變得更加明顯。全新的器件結(jié)構(gòu),比如碳納米管、自旋電子或者分子開關(guān)等,在10-15年內(nèi)還不能準備好。5新型組裝方法,如集成技術(shù)再次被提了出來。

          存儲器速度滯后問題是3D集成的另一個推動因素,眾所周知,相對于處理器速度,存儲器存取速度的發(fā)展較慢,導(dǎo)致處理器在等待存儲器獲取數(shù)據(jù)的過程中被拖延。在多核處理器中,這一問題更加嚴重,可能需要將存儲器與處理器直接鍵合在一起。

          3D IC集成技術(shù)的拯救

          2005年2月,當《ICs Going Vertical》發(fā)表時,幾乎沒有讀者認識到發(fā)生在3D IC集成中的技術(shù)進步,他們認為該技術(shù)只是疊層和引線鍵合,是一種后端封裝技術(shù)。

          今天,3D集成被定義為一種系統(tǒng)級集成結(jié)構(gòu),在這一結(jié)構(gòu)中,多層平面器件被堆疊起來,并經(jīng)由穿透硅通孔(TSV)在Z方向連接起來(圖1)。

          

        3D集成電路如何實現(xiàn)

          為制造這樣的疊層結(jié)構(gòu),已經(jīng)開發(fā)了很多工藝,下面所列的正是其中的關(guān)鍵技術(shù):

          ■ TSV制作:Z軸互連是穿透襯底(硅或者其他半導(dǎo)體材料)而且相互電隔離的連接,TSV的尺寸取決于在單層上需要的數(shù)據(jù)獲取帶寬;

          ■層減薄技術(shù):初步應(yīng)用需減薄到大約75~50μm,而在將來需減薄到約25~1μm;

          ■ 對準和鍵合技術(shù):或者芯片與晶圓(D2W)之間,或者晶圓與晶圓(W2W)之間。

          通過插入TSV、減薄和鍵合,3D IC集成可以省去很大一部分封裝和互連工藝。然而,目前還未完全明確,這些在整個制造工藝中需要集成在什么位置。似乎對于TSV工藝,可以在IC制造和減薄過程中,經(jīng)由IDM或晶圓廠獲得,而鍵合可以由IDM實現(xiàn),也可以在封裝操作中由外部的半導(dǎo)體組裝和測試提供商(OSATS)實現(xiàn),但這有可能在技術(shù)成熟時發(fā)生變化。

          在將來很有可能發(fā)生的是,3D IC集成技術(shù)會從IC制造與封裝之間的發(fā)展路線發(fā)生交疊時開始。

          3D工藝選擇

          TSV可以在IC制造過程中制作(先制作通孔,via first),也可以在IC制造完成之后制作(后制作通孔,via last)。在前一種情況下,前道互連(FEOL)型TSV是在IC布線工藝開始之前制作的,而后道互連(BEOL)型TSV則是在金屬布線工藝過程中在IC制造廠中實現(xiàn)的。


        上一頁 1 2 下一頁

        關(guān)鍵詞: 3D 集成電路

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 德保县| 牡丹江市| 曲水县| 永春县| 渝中区| 宁明县| 连城县| 新龙县| 库车县| 新乡市| 遂溪县| 秦安县| 墨江| 南和县| 浦县| 蒙山县| 云安县| 荣昌县| 长阳| 临潭县| 东乌| 清涧县| 南阳市| 丽水市| 泉州市| 牙克石市| 高碑店市| 永靖县| 大足县| 肥西县| 松原市| 天柱县| 金山区| 当雄县| 陈巴尔虎旗| 综艺| 大石桥市| 云南省| 陆良县| 连山| 黔西|