新聞中心

        EEPW首頁 > EDA/PCB > 業界動態 > AMD 官宣 3D Chiplet 架構:可實現“3D 垂直緩存”

        AMD 官宣 3D Chiplet 架構:可實現“3D 垂直緩存”

        作者: 時間:2022-03-15 來源:IT之家 收藏

        6 月 1 日消息 在今日召開的 2021 臺北國際電腦展(Computex 2021)上, CEO 蘇姿豐發布了 3D Chiplet 架構,這項技術首先將應用于實現“3D 垂直緩存”(3D Vertical Cache),將于今年年底前準備采用該技術生產一些高端產品。

        本文引用地址:http://www.104case.com/article/202203/432001.htm

        蘇姿豐表示,3D Chiplet 是 與臺積電合作的成果,該架構將 技術與芯片堆疊技術相結合,設計出了銳龍 5000 系處理器原型。

        官方展示了該架構的原理,3D Chiplet 將一個 64MB 的 7nm 的 SRAM 直接堆疊在每個核心復合體之上,總而將供給“Zen 3”核心的高速 L3 緩存數量增加到 3 倍。

        3D 緩存直接與“Zen 3”的 CCD 結合,通過硅通孔在堆疊的芯片之間傳遞信號和功率,支持每秒超過 2TB 的帶寬。

        3D Chiplet 架構的處理器與目前的銳龍 5000 系列外觀上完全相同,官方展示了一個 3D Chiplet 架構的銳龍 9 5900X 原型(為了方便展示,官方拆了蓋子)。

        蘇姿豐稱,在實際設備中,一個單獨的 SRAM 將與每一塊 CCD 結合,每塊 CCD 可獲得的緩存數量為 96MB,而或在單個中的 12 核或 16 核處理器總共可獲得 192MB 的緩存。




        關鍵詞: AMD chiplet 封裝

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 泰兴市| 汕头市| 本溪市| 海盐县| 定南县| 乌鲁木齐县| 罗源县| 太白县| 商河县| 邵阳市| 特克斯县| 微山县| 信宜市| 延安市| 耿马| 手游| 绿春县| 黑水县| 长春市| 河东区| 北辰区| 金沙县| 龙游县| 积石山| 邵阳县| 镇江市| 晋宁县| 海林市| 镇宁| 新余市| 嘉黎县| 长汀县| 泸州市| 阿荣旗| 桂林市| 且末县| 乌兰浩特市| 蓬安县| 淳化县| 纳雍县| 镇安县|