新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于HyperLynx的FPGA系統信號完整性仿真分析

        基于HyperLynx的FPGA系統信號完整性仿真分析

        作者: 時間:2011-05-23 來源:網絡 收藏


        3 LineSim仿真
        LineSim可以在布局布線前對所設計的方案進行仿真,將仿真的結果作為實際布線的約束條件,在初期預測和消除信號完整性問題。
        3.1 高速信號線端接仿真
        信號反射的原因是信號沿導線傳播所受到的瞬態阻抗發生變化時,則一部分信號將被反射,另一部分發生失真并繼續傳播下去,這將導致波形的邊沿處發生振鈴現象。一般要求過沖幅值限定在150 mV左右,否則會造成EMC問題。典型的端接方式包括:源端串聯端接;遠端并聯端接;遠端戴維南端接;遠端RC端接。其中源端串聯端接使用器件少并且效果好,因此該采用源端串聯端接方案。
        由于EP2C8采用20 MHz獨立的有源時鐘,因此在仿真時只需考慮EP2C8的CLK。若將有源晶振的輸出直接和EP2C8相連,則LineSim仿真的結果如圖3(a)所示,信號邊沿處有振鈴現象,電壓過沖幅值3.629 V,下沖值為-450.2 mV,超過了過沖幅值范圍。當采用一個阻值為50 Ω源端串聯電阻時,SI仿真的結果如圖3(b)所示,接收端接收到的時鐘信號在跳變處無振鈴現象,抑制信號反射的效果很好。

        本文引用地址:http://www.104case.com/article/191200.htm

        d.jpg



        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 阳城县| 石嘴山市| 喀什市| 渝北区| 修水县| 乐至县| 海盐县| 闸北区| 汝南县| 康马县| 陕西省| 历史| 武冈市| 利川市| 佛冈县| 绥阳县| 浦县| 南陵县| 霍山县| 瑞安市| 托里县| 娄底市| 清水河县| 军事| 浏阳市| 麦盖提县| 阳山县| 灵武市| 临海市| 攀枝花市| 秭归县| 闻喜县| 高青县| 蒲城县| 平泉县| 凤城市| 龙岩市| 田林县| 邵阳市| 永丰县| 宁海县|