新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > FSK/PSK調(diào)制的FPGA實現(xiàn)

        FSK/PSK調(diào)制的FPGA實現(xiàn)

        作者: 時間:2011-05-24 來源:網(wǎng)絡(luò) 收藏

        2.3.1 時鐘選擇模塊
        載波頻率選擇模塊的兩個輸入端分別接時鐘信號f1和f2,其輸出信號fDDS作為DDS信號發(fā)生模塊基準(zhǔn)時鐘信號。該模塊的輸出真值表,如表1所示。

        本文引用地址:http://www.104case.com/article/191198.htm

        j.jpg


        2.3.2 跳變檢測模塊
        跳變檢測模塊用于檢測基帶碼元的變化情況。當(dāng)基帶碼元上升或下降沿到來時,其對應(yīng)的輸出端產(chǎn)生與時鐘周期等寬的高脈沖信號jump_high或jump_low。該信號提供給下一級DDS的相位累加器,來控制累加器的相位偏移。跳變檢測原理圖如圖5所示。

        k.jpg


        2.3.3 DDS信號發(fā)生模塊
        DDS是一種應(yīng)用數(shù)字技術(shù)產(chǎn)生信號波形的方法。由于模塊中只需產(chǎn)生兩種頻率和相位的波形,因此對DDS的設(shè)計中省略了頻率控制字和相位控制字等部分。頻率改變通過時鐘選擇模塊選擇不同的基準(zhǔn)時鐘來實現(xiàn)。簡化后的DDS主要由相位累加器和波形ROM組成,如圖6所示。

        l.jpg


        相位累加器在頻率為fc的時鐘信號clk控制下,以步長K作累加,輸出的N位二進制作為波形存儲器ROM的地址,以該地址對ROM進行尋址。則DDS輸出波形的頻率f0的表達式,如式(3)所示
        m.jpg

        絕對值編碼器相關(guān)文章:絕對值編碼器原理


        關(guān)鍵詞: FPGA FSK PSK 調(diào)制

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 博湖县| 利津县| 平乡县| 石渠县| 正安县| 伊春市| 台江县| 台州市| 罗山县| 林周县| 图木舒克市| 南江县| 乐东| 沙河市| 黔西| 祁连县| 乌兰县| 金川县| 上栗县| 江口县| 闽清县| 镶黄旗| 富蕴县| 龙川县| 衡东县| 方山县| 巴塘县| 穆棱市| 资阳市| 门源| 微山县| 襄垣县| 陆川县| 定西市| 阳谷县| 大方县| 施甸县| 九台市| 乌拉特中旗| 白朗县| 通道|