新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的IRIG-B(DC)碼解碼

        基于FPGA的IRIG-B(DC)碼解碼

        作者: 時間:2012-07-03 來源:網(wǎng)絡(luò) 收藏

        2.5 1 PPS提取模塊
        1 PPS提取模塊是產(chǎn)生1 PPS信號。上電復(fù)位后能夠產(chǎn)生高電平寬度為5 ms,周期為1 s的游離1 PPS信號,當(dāng)全局控制模塊搜索到幀頭位置后,通過全局控制信號count來修正1 PPS信號上升沿的位置。圖6是在M0delSim SE 6.6下的仿真1 PPS信號輸出。觀察圖6可知1 PPS信號輸出正確。

        本文引用地址:http://www.104case.com/article/190174.htm

        b.JPG


        2.6 串口模塊
        串口模塊是將天、時、分、秒、TOD串行輸出到B()碼上位機(jī)軟件。在串口模塊中按照規(guī)定的組幀協(xié)議將天、時、分、秒、TOD的BCD碼組幀輸出。利用本廠設(shè)計(jì)生產(chǎn)的B()碼發(fā)生器輸出固定時間的B()碼,然后用本設(shè)計(jì)方案設(shè)計(jì)試制的B(DC)碼,最后通過串口連接到PC機(jī)上進(jìn)行測試。圖7是B(DC)碼解碼上位機(jī)軟件的測試結(jié)果,顯示正確。

        c.JPG



        3 結(jié)語
        傳統(tǒng)的碼解碼器采用微處理器設(shè)計(jì),器件較多,結(jié)構(gòu)較復(fù)雜,尤其是在受到外界干擾的情況下,會出現(xiàn)死機(jī)等故障。而采用設(shè)計(jì)的解碼器集成度高、設(shè)計(jì)靈活方便,在很大程度上解決了上述問題。
        隨著我國電力自動化水平的不斷發(fā)展,電力生產(chǎn)設(shè)備的可靠性和小型化是必然的趨勢。在這方面能發(fā)揮較好的作用,其應(yīng)用可使電力生產(chǎn)設(shè)備結(jié)構(gòu)更加簡單緊湊,性能更加可靠、穩(wěn)定。


        上一頁 1 2 3 4 下一頁

        關(guān)鍵詞: IRIG-B FPGA DC 解碼

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 蒙山县| 谷城县| 石阡县| 丰镇市| 金坛市| 比如县| 新建县| 花莲县| 正定县| 孝感市| 武穴市| 吉木萨尔县| 宁德市| 山东省| 乳山市| 兰考县| 凌源市| 正蓝旗| 巫溪县| 高要市| 赣榆县| 渭南市| 独山县| 霍山县| 麦盖提县| 德昌县| 卓资县| 襄樊市| 东乡族自治县| 阿图什市| 内黄县| 保康县| 宜章县| 镇康县| 格尔木市| 石家庄市| 进贤县| 乾安县| 蒙城县| 嘉兴市| 永年县|